前往小程序,Get更优阅读体验!
立即前往
首页
学习
活动
专区
工具
TVP
发布
社区首页 >专栏 >数码管显示电路的Verilog HDL 实现

数码管显示电路的Verilog HDL 实现

作者头像
瓜大三哥
发布2018-02-24 16:53:09
3.7K0
发布2018-02-24 16:53:09
举报
文章被收录于专栏:瓜大三哥瓜大三哥

任何一个7 段码管都有128 种显示模式,而其中的数字0-9 是最为有用也是最常见的。通过控制共阳极(共阴极)数码管的阴极(阳极),可以显示数字0-9,图11-22 给出共阳极和共阴极数码管各自的连接关系。对于多位数码管而言,实际中为了简化电路,常常需要将所有共阴极数码管的阳极接到一起,所有共阳极数码管的阴极接到一起,用多个独立的位选和7 个(或8 个)公共段选控制所有的数码管。

假设位选信号为低有效,当位选有效时,段选为0时对应的二极管段被点亮。则用FPGA控制4位8段数码管分别显示数字1、2、3、4的程序如下:

位选1 为低时(其它位选都为高),第一位数码管被选中,此时的共用段选用于第一位数码管的显示;位选2 为低时(其它位选都为高),第二位数码管被选中,此时的共用段选用于第二位数码管的显示,三、四位数码管的显示依次类推。在一个刷新周期T 内,每位数码管都有1/4T 周期的时间被刷新。为了保证所有4 位数码管的显示不闪烁,一般刷新频率要大于5Hz。在一个周期中,虽然每位数码管会有3/4T 的时间不被点亮,但位选刷新的速度较快,同时由于数码管自身的余辉特性,每位数码管在变暗之前就又会被重新刷新,因此人眼无法感觉到数码管变暗。如果刷新的频率小于一定值(如45Hz),则人眼就会感觉到数码管的闪烁。一般刷新频率在60Hz 到1KHz 之间时,多位数码管显示得比较理想。

module LED_Display(
clk,seg,dq,an
    );
 input clk;
 output [6:0]seg;//phase select:consist of ABCDEFG
 output dq;//little point
 output [3:0]an;//bit select
 reg [15:0]count_for_clk=0;//65536
 reg [6:0]seg_reg;
 reg [3:0]an_reg;
 assign seg=seg_reg;
 assign an=an_reg;
 assign dq=1;
 parameter zero=7'b100_0000,//G=1
  one=7'b111_1001,
  two = 7'b010_0100,
  three= 7'b011_0000,
  four = 7'b001_1001,
  five = 7'b001_0010,
  six = 7'b000_0010,
  seven= 7'b111_1000,
  eight= 7'b000_0000,
  nine = 7'b001_0000;
always @ (posedge clk)//fractional frequency counter
begin
count_for_clk<=count_for_clk+1;
end
always@(posedge clk) 
begin
case(count_for_clk[15:14])
0:an_reg<=4'b0111;
1:an_reg<=4'b1011;
2:an_reg<=4'b1101;
3:an_reg<=4'b1110;
endcase
end
always@(posedge clk) 
begin
case(count_for_clk[15:14])
0: seg_reg<=one; 
1: seg_reg<=two; 
2: seg_reg<=three; 
3: seg_reg<=four; 
endcase
end
endmodule
本文参与 腾讯云自媒体分享计划,分享自微信公众号。
原始发表:2016-06-15,如有侵权请联系 cloudcommunity@tencent.com 删除

本文分享自 瓜大三哥 微信公众号,前往查看

如有侵权,请联系 cloudcommunity@tencent.com 删除。

本文参与 腾讯云自媒体分享计划  ,欢迎热爱写作的你一起参与!

评论
登录后参与评论
0 条评论
热度
最新
推荐阅读
目录
  • ?
领券
问题归档专栏文章快讯文章归档关键词归档开发者手册归档开发者手册 Section 归档