前往小程序,Get更优阅读体验!
立即前往
首页
学习
活动
专区
工具
TVP
发布
社区首页 >专栏 >Tips: 快速生成IBIS模型

Tips: 快速生成IBIS模型

作者头像
Lauren的FPGA
发布2019-10-31 00:28:03
1.4K0
发布2019-10-31 00:28:03
举报
文章被收录于专栏:Lauren的FPGA

上期内容:

MAX_FANOUT在布局布线时有效吗?

在高速I/O接口设计时,常常会碰到信号完整性(Signal Integrity)问题,因此,有必要对这些接口做相应的仿真。此时,就要用到IBIS(I/O Buffer Interface Specification)模型。

关于IBIS本身的更多信息,可在如下链接找到。本文只关注如何生成IBIS模型

http://www.xilinx.com/support/answers/50653.html

1. 如果你目前使用的是ISE

在Processes界面下,展开Implement Design -> Place & Route -> Generate IBIS Model。此时,ISE会调用IBISWriter输出.ibs文件。

2. 在Vivado图形界面下

第一步:打开综合或者布局布线后的设计

第二步:File -> Export -> Export IBISModel,在弹出界面中选择生成文件目录,定义文件名,即可生成相应的IBIS模型(一个.ibs文件)。

3. Vivado Tcl Shell下

如果还没有创建Vivado工程,可以直接在Vivado Tcl Shell下使用write_ibis命令生成相应的IBIS模型。这里会用到两个Tcl命令:link_design和write_ibis。例如:

link_design -part xc7k410tffg900-2

write_ibis myibis

作为Tcl命令,write_ibis本身还有其他选项,例如-allmodels,-truncate,-ibs,-pkg等,这些选项的具体含义可通过-help或者ug835查看。

如果文章对你有收获,欢迎转发~

本文参与 腾讯云自媒体同步曝光计划,分享自微信公众号。
原始发表:2019-05-06,如有侵权请联系 cloudcommunity@tencent.com 删除

本文分享自 Lauren的FPGA 微信公众号,前往查看

如有侵权,请联系 cloudcommunity@tencent.com 删除。

本文参与 腾讯云自媒体同步曝光计划  ,欢迎热爱写作的你一起参与!

评论
登录后参与评论
0 条评论
热度
最新
推荐阅读
领券
问题归档专栏文章快讯文章归档关键词归档开发者手册归档开发者手册 Section 归档