前往小程序,Get更优阅读体验!
立即前往
首页
学习
活动
专区
工具
TVP
发布
社区首页 >专栏 >查找表用作移位寄存器

查找表用作移位寄存器

作者头像
Lauren的FPGA
发布2019-10-31 14:08:09
9770
发布2019-10-31 14:08:09
举报
文章被收录于专栏:Lauren的FPGALauren的FPGA

不同于SLICEL(L: Logic),SLICEM(M: Memory)中的LUT可以用作存储单元:移位寄存器、分布式RAM/ROM。

当用作移位寄存器时,一个LUT6可实现深度为32可带同步使能但无复位的移位寄存器。这也是为什么会有SRLC32E这个原语(Primitive,这里C代表Cascade,级联)。同一SLICEM中的8个LUT6级联可构成深度为256的移位寄存器。对于固定深度的移位寄存器可采用如下方式描述。

此外,LUT6还可配置为动态移位寄存器,如下图所示。此时,移位寄存器的输出取决于地址控制端。实际上,地址控制端决定了当前输出数据的延迟深度。

对于动态移位寄存器可采用如下方式描述。

移位寄存器的一个典型应用场景如下图所示。图中,I支路数据与Q支路数据经过不同的处理方式,最终需要在输出端对齐。假设处理I支路数据需要20个Latency,Q支路就需要通过SRL来补偿这个特定延迟。采用LUT实现移位寄存器的一个好处是节省了FF。

基于LUT的移位寄存器其控制端口有写使能、读地址和时钟,没有复位信号,因此,采用RTL代码描述时要注意这一点。这也体现了RTL代码风格的一个特征:RTL代码描述与FPGA物理结构相匹配。

结论:

-LUT可用作固定深度的移位寄存器或动态移位寄存器

-LUT用作移位寄存器时没有复位端口

本文参与 腾讯云自媒体分享计划,分享自微信公众号。
原始发表:2018-04-11,如有侵权请联系 cloudcommunity@tencent.com 删除

本文分享自 Lauren的FPGA 微信公众号,前往查看

如有侵权,请联系 cloudcommunity@tencent.com 删除。

本文参与 腾讯云自媒体分享计划  ,欢迎热爱写作的你一起参与!

评论
登录后参与评论
0 条评论
热度
最新
推荐阅读
领券
问题归档专栏文章快讯文章归档关键词归档开发者手册归档开发者手册 Section 归档