前往小程序,Get更优阅读体验!
立即前往
首页
学习
活动
专区
工具
TVP
发布
社区首页 >专栏 >【ZYNQ】米联Xilinx ZYNQ资料(7020)

【ZYNQ】米联Xilinx ZYNQ资料(7020)

作者头像
碎碎思
发布2020-06-30 10:31:59
3.3K0
发布2020-06-30 10:31:59
举报
文章被收录于专栏:OpenFPGAOpenFPGA

这个应该是非常常见的ZYNQ的开发板了,所以就不多介绍了,其中第二个开发板是山寨的Zedboard,也是我入门时候用的,老板人很好,教程也不错,所以就把教程也一并发上来了:

获取方法:

公众号:OpenFPGA

后台回复:

ZYNQ

一、 整体概述 此板卡是由南京米联电子设计团队设计的一款高性能 SOC 开发板。采用了美国 XILINX 公司开发的 XC7Z020CLG484 作为 CPU, 硬件设计方案参考了安富利公司的 Zedboard, 最大程度实现了软件和硬件的兼。同时本开发板的特色是采用了 MiCore+Functional Board 的设计思路。核心板处理器和功能模块的分离, 是学习、 科研、 项目开发、 DEMO 方案首选硬件。 二、 应用领域及人群  机器视觉、 机器人;  伺服系统、 运动控制;  视频采集、 视频输出、 消费电子;  MiniPC 运行于 LIUNX;  SOC 感兴趣的爱好者;  电子信息工程、 自动化、 通信工程等电子类相关专业的大专生、 本科生及其研究生入门学习;  项目研发前期验 三、 硬件配置 Xilinx® XC7Z020-1CLG484CES Zynq-7000 AP SoC o Primary configuration = QSPI Flash o Auxiliary configuration options Cascaded JTAG TF Card 内存 o 512 MB DDR3 (128M x 32) o 256 Mb QSPI Flash 接口 o USB-JTAG Programming Accesses PL JTAG PS JTAG pins connected through PS Pmod o 10/100/1G Ethernet o USB OTG 2.0 o TF Card o USB 2.0 FS USB-UART bridge o 36GPIO(PL) o 14GPIO(PL) o One AMS Header o Two Reset Buttons (1 PS, 1 PL)

o Five Buttons (5 PL) o Nine User LEDs (1 PS, 8 PL) o DONE LED (PL) 板载晶振 o 33.333 MHz (PS) o 100 MHz (PL) 显示/音频 o HDMI Output o VGA (12-bit Color) o 128x32 OLED Display o Audio Line-in, Line-out, headphone, microphone 电源 o On/Off Switch o 5V @ 5A AC/DC regulator

本文参与 腾讯云自媒体分享计划,分享自微信公众号。
原始发表:2019-09-23,如有侵权请联系 cloudcommunity@tencent.com 删除

本文分享自 OpenFPGA 微信公众号,前往查看

如有侵权,请联系 cloudcommunity@tencent.com 删除。

本文参与 腾讯云自媒体分享计划  ,欢迎热爱写作的你一起参与!

评论
登录后参与评论
0 条评论
热度
最新
推荐阅读
领券
问题归档专栏文章快讯文章归档关键词归档开发者手册归档开发者手册 Section 归档