前往小程序,Get更优阅读体验!
立即前往
首页
学习
活动
专区
工具
TVP
发布
社区首页 >专栏 >Vivado生成HDL例化模板

Vivado生成HDL例化模板

作者头像
猫叔Rex
发布2020-06-30 12:10:04
1.1K0
发布2020-06-30 12:10:04
举报
文章被收录于专栏:科学计算科学计算

  在ISE的开发中,可以很方便的生成HDL文件的例化模板,但vivado中,很多同学并没有找到这个功能,其实功能还是有的,只不过在vivado中很多功能可以通过tcl脚本实现,因此Xilinx就把这些功能从图形化中去除了。下面我们看vivado中怎么生成HDL的例化模板。

  1. 首先要安装Design Utilities, 点击Tools->Xilinx Tck Store选项,如下图1所示。

图 1.

  1. 点击Install, 安装Design Utilities,如下图2所示。

图 2.

之后再生成例化模板时就不需要再安装了,直接进行下面的步骤就行。

  1. 把要生成例化模板的HDL文件设置为top文件,并点击Open Elaborated Design,如下图3所示。

图 3.

  1. Tcl Console中执行xilinx::designutils::write_template -template -verilog指令,就可以看到下图4所示,根据提示内容,去对应位置找到生成的例化模板文件即可。

图 4.

如果没有执行第3步操作,就会出现下面的情况

图 5.

可以看出,提示了Warning,并且生成了一个没有名字的.v文件。如果打开文件的话,会发现文件中并没有有用内容。

好,到这里,就已经正确生成了HDL例化模板了。但每次都需要输入tcl指令还是略显麻烦,我们可以设置一个tcl的按钮,一键生成。操作如下:

点击Tools->Custom Commands->Customize Commands,如下图6所示。

图 6.

进去之后,按照下图的操作步骤,生成tcl指令。

图 7.

操作完后,就可以在vivado的菜单栏中看到tcl的按钮标志,如下图8所示。

图 8.

以后在敲指令的步骤就可以替代为直接点击该按钮即可。

OK,以上就是全部操作步骤了。但这种方式生成的例化模板,是按照接口类型排序的,前面是input,中间是output,最后是inout,并不是按照我们原始的端口排序,这可能会造成一点不便。

本文参与 腾讯云自媒体分享计划,分享自微信公众号。
原始发表:2019-07-04,如有侵权请联系 cloudcommunity@tencent.com 删除

本文分享自 傅里叶的猫 微信公众号,前往查看

如有侵权,请联系 cloudcommunity@tencent.com 删除。

本文参与 腾讯云自媒体分享计划  ,欢迎热爱写作的你一起参与!

评论
登录后参与评论
0 条评论
热度
最新
推荐阅读
领券
问题归档专栏文章快讯文章归档关键词归档开发者手册归档开发者手册 Section 归档