前往小程序,Get更优阅读体验!
立即前往
首页
学习
活动
专区
工具
TVP
发布
社区首页 >专栏 >深入理解AXI-4 Memory Mapped 接口协议

深入理解AXI-4 Memory Mapped 接口协议

作者头像
Lauren的FPGA
发布2020-09-10 16:45:47
3K0
发布2020-09-10 16:45:47
举报
文章被收录于专栏:Lauren的FPGALauren的FPGA

上期内容:AXI是Interface还是Bus?

AXI-4 Memory Mapped也被称之为AXI-4 Full,它是AXI4接口协议的基础,其他AXI4接口是该接口的变形。总体而言,AXI-4 Memory Mapped由五个通道构成,如下图所示:写地址通道、写数据通道、写响应通道、读地址通道和读数据通道。

上图中的箭头方向表明了信号的流向(主到从或从到主)。例如:对于写通道,主设备把数据发送给从设备,同时从设备给主设备发送响应信号,表明数据交易的完成。对于读通道,从设备根据主设备提供的地址信息把数据发送给主设备。

每个通道都有自己的VALID/READY握手信号对,如下图所示。只有当握手信号同时有效时,该通道其他信号才有效。

写地址通道

对于写地址通道,这里主要介绍以下几个信号,如下图所示。写地址通道的信号名称均以AW开头。从图中可以看到除AWREADY之外,其余信号均由主设备产生传递给从设备。AWADDR为写数据第一个Byte的地址,从设备会根据此值计算后续Byte地址。AWLEN+1即为突发长度,表明了发送数据的个数(不是Byte数)。

本文参与 腾讯云自媒体分享计划,分享自微信公众号。
原始发表:2020-09-04,如有侵权请联系 cloudcommunity@tencent.com 删除

本文分享自 Lauren的FPGA 微信公众号,前往查看

如有侵权,请联系 cloudcommunity@tencent.com 删除。

本文参与 腾讯云自媒体分享计划  ,欢迎热爱写作的你一起参与!

评论
登录后参与评论
0 条评论
热度
最新
推荐阅读
领券
问题归档专栏文章快讯文章归档关键词归档开发者手册归档开发者手册 Section 归档