前往小程序,Get更优阅读体验!
立即前往
首页
学习
活动
专区
工具
TVP
发布
社区首页 >专栏 >Xilinx 7系列FPGA逻辑单元理解

Xilinx 7系列FPGA逻辑单元理解

作者头像
碎碎思
发布2021-02-26 15:42:40
1.4K0
发布2021-02-26 15:42:40
举报
文章被收录于专栏:OpenFPGA

ug768和ug799文档介绍了7系列芯片中包含的基本逻辑单元,对其中常用的单元,进行下分析。

1、IOBUF单元

(1)真值表

(2)用途

the design element is a bidirectional single-ended I/O Buffer used to connect internal logic to an external bidirectional pin.

(3)属性

(4)模型

(5)心得体会

IOBUF作为FPGA内部逻辑与外部逻辑的接口,通常被打包成多bit进行使用;与CPLD一样,可以直接使用assign out = sel ? internal : 'dZ ,编译器综合成此模块。

2、FDPE单元

(1)真值表

(2)用途

(3)属性

(4)模型

(5)心得体会

FDPE作为带有异步预置位的DFF,一般用作复位电路中,可以作为MMCM中不同时钟域中复位的输出。参看《Xilinx FPGA复位逻辑处理小结》

3、FDCE/FDPE/FDRE/FDSE区别:

FDCE

FDPE

FDRE

FDSE

名称含义

C:asynchronous clear

P: asynchronous preset

R: synchronous reset

S: synchronous set

时钟域

异步

异步

同步

同步

常见用途

always@(posedge clk or posedge rst )

作为跨时钟域复位处理单元

init属性作用

set the initial value of Q output after configuration,指的是配置好FPGA逻辑后的Q初值。

符号

4、BUFG、BUFR、BUFIO、BUFH、BUFMR、IBUFG、GTs

BUFIO:只能驱动I/O,不能驱动逻辑资源(CLB/RAM等);只能驱动这个BUFIO存在的BANK里的I/O;

BUFR:作为同一时钟域下,区域时钟缓冲器,驱动I/O和逻辑资源;

本文参与 腾讯云自媒体同步曝光计划,分享自微信公众号。
原始发表:2021-02-18,如有侵权请联系 cloudcommunity@tencent.com 删除

本文分享自 OpenFPGA 微信公众号,前往查看

如有侵权,请联系 cloudcommunity@tencent.com 删除。

本文参与 腾讯云自媒体同步曝光计划  ,欢迎热爱写作的你一起参与!

评论
登录后参与评论
0 条评论
热度
最新
推荐阅读
领券
问题归档专栏文章快讯文章归档关键词归档开发者手册归档开发者手册 Section 归档