前往小程序,Get更优阅读体验!
立即前往
首页
学习
活动
专区
工具
TVP
发布
社区首页 >专栏 >GT Transceiver中的重要时钟及其关系(4)CPLL的工作原理介绍

GT Transceiver中的重要时钟及其关系(4)CPLL的工作原理介绍

作者头像
Reborn Lee
发布2021-10-20 11:47:36
1.1K0
发布2021-10-20 11:47:36
举报

Transceiver内部时钟架构如下:

Transceiver内部时钟来源可以是QPLL也可以是自己的CPLL。

其内部TX 和 RX 时钟分频器可以单独从 QPLL 或 CPLL 中选择时钟,允许 TX和 RX 数据通道使用不同的参考时钟输入在异步频率工作。

这个单独二字表明了TX和RX可以独立的选择时钟分频器的时钟来源。

CPLL的 输出输入到 TX 和 RX 时钟分频器模块,控制 PMA 和 PCS 模块使用的串行和并行时钟的生成。如果 TX和 RX 数据通道的运行速率是相同 VCO (压控振荡器)频率的整数倍,则可以在它们之间共享 CPLL。

下图显示了CPLL架构的概念视图:

CPLL概念视图

其工作原理是:输入时钟在进入相位频率检测器之前可以被除以M的系数。反馈分频器N1和N2决定了VCO的 乘法比率 和CPLL的输出频率。锁定指示块比较参考时钟和VCO反馈时钟的频率,以确定是否已实现频率锁定。(建议这段话配合下面的公式一起理解)

GTX收发器中的CPLL的额定工作范围在1.6 GHz至 3.3 GHz。GTH收发器中的CPLL的标称工作范围为 1.6 GHz至5.16 GHz。7系列FPGAs Transceiver Wizard根据应用要求选择适当的CPLL设置。

下面两个公式决定了PLL时钟输出频率以及transceiver的线速率:

其中M,N1,N2和D都是CPLL的一些属性,可以配置。

因子对应的属性值

例如,M对应的属性为CPLL_REFCLK_DIV:

M

举例说明:如下Aurora标准协议的线速率与外部参考时钟之间的关系:

以第一行为例:

line rate = REFCLKN1 N2 * 2/(M D ) = 312.5 * 52*2/1=6.25Gbps.

一些协议被显示为单速率配置和多速率配置两次。在单速率配置中,只需要一个线速,参考时钟为该特定线速进行了优化。在多速率配置中,为最高的线路速率选择参考时钟,并选择适当的分频器来支持较低的线路速率。

- END -

本文参与 腾讯云自媒体同步曝光计划,分享自微信公众号。
原始发表:2021-10-15,如有侵权请联系 cloudcommunity@tencent.com 删除

本文分享自 FPGA LAB 微信公众号,前往查看

如有侵权,请联系 cloudcommunity@tencent.com 删除。

本文参与 腾讯云自媒体同步曝光计划  ,欢迎热爱写作的你一起参与!

评论
登录后参与评论
0 条评论
热度
最新
推荐阅读
领券
问题归档专栏文章快讯文章归档关键词归档开发者手册归档开发者手册 Section 归档