前往小程序,Get更优阅读体验!
立即前往
首页
学习
活动
专区
工具
TVP
发布
社区首页 >专栏 >LVDS SerDes 设计

LVDS SerDes 设计

作者头像
FPGA开源工作室
发布2021-10-25 16:28:18
9750
发布2021-10-25 16:28:18
举报
文章被收录于专栏:FPGA开源工作室FPGA开源工作室

LVDS概述

LVDS (Low Voltage Differential Signaling)是一种小振幅差分信号技术,它使用非常低的幅度信号 (250mV~450mv)通过一对平行的 PCB 走线或平衡电缆传输数据。在两条平行的差分信号线上流经的电流及电压振幅相反,噪声信号同时耦合到两条线上,而接受端只关心两信号的差值,于是噪声被抵消。由于两条信号线周围的电磁场也相互抵消,故差分信号传输比单线信号传输电磁辐射小得多。此外,该传输标准采用电流模式驱动输出,不会产生振铃和信号切换所带来的尖峰信号,具有良好的EMI特性。由于LVDS 差分信号技术降低了对噪声的关注,所以可以采用较低的信号电压幅度。这个特性非常重要,它使提高数据传输率和降低功耗成为可能。低驱动振幅意味着数据可更快地反转。由于驱动器是恒流源模式,功耗几乎不会随频率而变化,而且单路的功耗非常低。

因此,采用这种技术后,只要保证一对平行传输线的长度足够一致,并在接受端提供良好的匹配端接阻抗技术,以减小反射信号的产生,就可以提供非常高的数据传输率。目前,不用经过复杂和特殊的处理,提供 840MHZ 的数据传输速率已经非常容易。

LVDS的工作原理和特点

图1 LVDS 驱动和接收

图1为LVDS 的工作原理示意图,其驱动器由个恒流源(通常为 3.5mA)驱动一对差分信号线组成。在接收端有一个高的直流输入阻抗(几乎不会消耗电流),所以几乎全部的驱动电流将流经 100欧的终端电阻在接收器输入端产生约 350mV的电压。

当驱动状态反转时,流经电阻的电流方向改变,于是在接收端产生一个有效的〞0〞或〞1〞逻辑状态。LVDS 技术特点包括: 1.高速传输能力,LVDS 的传输能力最高可达 2Gbps; 2.低电压、低功耗,LVDS 采用 CMOS 工艺实现,静态功耗较低; 3.低噪声辐射; 4.采用差分传输模式有较强的抗干扰能力;

LVDS 比传统的单端信号拓扑结构(如并行 LVTTL/LVCNOS) 有许多优点,主要优点包括 EMI(电磁干扰)减少,更快的数据速率更远的扩展传输距离和成本及便利性。

EMI

在工业系统中,电磁干扰是一个需要克服的重要问题, 电缆的数量,电缆的长度和电缆之间的串扰都可以在多个并行输出时产生相当多的 EMI。传输的并行输出越多,EMI就变得更加明显,此外,更快和更锐利的边缘率也使得高速据速率产生了更多的 EMI, 它们和并行的 LVTTL/LVCMOS 接口产生复合的 EMI, 这是由于在增加数据率的同时所有路径也会更快和更锐利。

正是由于差分技术和低电压摆幅,LVDS 接口减少了 EMI。一对平衡差分线上流经两个大小相等但方向相反的信号。因此两条线所产生的大部分磁场互相抵消。相较于两根单端数据线,这极大的减少了 EMI。

对于第 2 代和第 3 代 LVDS SerDes(串行器/解串器),另一个好处是通过 RBS(随机化,DC 平衡,加扰)编码提高系统可靠性和降低 EMI。静态的显示图像可以包括许多相同的颜色位,这可能产生 DC漂移并影响信号质量以及创造 EMI 峰值。 RBS编码使数据随机化并加扰比特位的位置,移除静态模式并确保转换正确,然后通过平衡 DC来允许 AC耦合并提供隔离。这种编码的最终结果是抖动更小和通过更多的传输频谱扩展以降低 EMI。

数据速率,距离和成本/便利性

由于并行接口的数据速率非常有限,故数据速率是 LVDS 优于 LVTTL / LVCMOS的另一个好处。如前面所述,当许多输出并行传输时,每个信号传播越快,它产生的 EMI就越多。此外,信号间延时差也限制了信号可以传播的距离,在更快的数据速率下会变得更糟。而使用 LVDS,数据速率可以更高,距离也可以延长至超过 10米。由于长度匹配的考虑减少以及更多的使用空间, PCB 的设计也容易很多。

使用 LVDS 接口和并行的 LVTTL / LVCMOS 相比,利用 LVDS 接口可以显著减小 PCB 和连接器的尺寸,从而降低了整个系统的成本。 此外,当需要系统维护维修时,使用大量并行接口电缆的系统,例如 LED Wall,调试起来很困难。而且 LED Wall 后面的空间有限,因此需要在正面进行所有维修。而选用 LVDS接口时,电缆的数量明显减少,这样维护更容易,更易于管理。

LVDS SerDes 设计要点

在设计过程中,请考虑以下几点: • EMI o LVDS 信号滤波设计主要针对如时钟信号、总线信号做滤波设计,时钟信号在发送端增加 RC 滤波设计,减小时 钟对外的辐射干扰;针对差分信号,其滤波设计需在端口增加共模电感进行滤波抑制共摸噪声。 o LVDS 信号抗干扰设计分为固定路径干扰和环境干扰。

• 固定路径的干扰 o 干扰路径一般为电源或者信号线,故 LVDS 电路设计只需要在接口增加防护设计,接口增加磁珠吸收后对地增加电容,使干扰以最快的路径泄放掉;

• 环境干扰 o 这种干扰是由环境中外部源的电磁辐射引起的,通常使用诸如添加铁氧体磁珠和电容的保护措施来减少这种干扰的影响。

• 为了减少单端信号和 LVDS信号之间的串扰,应该遵循: o 在同一 PCB 层上,单端信号距离 LVDS 信号至少 12 mm;

o 差分线之间的距离不应超过信号线宽度的两倍, 电路板的厚度应大于信号线之间的距离;

o 两个相邻差分对之间的距离应大于或者等于 2 倍独立信号线之间距离。 • 阻抗匹配 o 为 LVDS 信号设计阻抗匹配时,应遵循:  PCB至少为 4层板,LVDS信号和 TTL/CMOS信号需用电源层或地层进行隔离;

 LVDS的驱动器和接收器尽可能靠近连接器放置;

 靠近驱动器或接收器 Vcc管脚处放置一个 4.7μF或 10μF 电容,且要考虑信号的工作频率和电容最佳工作频率的匹配性;

 靠近一个驱动器或接收器 Vcc管脚处放置至少一个 0.1μF和一个 0.001μF电容;

 电源和地线尽量的宽以降低电源回流阻抗。

总结

LVDS 信号传输和 SerDes 技术满足了当今高带宽、低功耗的传输要求,与传统的单端传输技术像 LVTTL 技术相比,它们具有包括减少 EMI,提高数据速率,缩小尺寸/空间,设计复杂性,传输距离等各种优势。在 LED wall等工业应用中,这些优点在帮助满足设计要求方面做了很多工作,但由于高速、低电压特点,其设计不规范时易带来信号完整性问题。实践证明,遵循一定的设计规范可以规避 LVDS和 SerDes 设计问题。


以上内容来自TI官网,如有侵权,请联系后台删除。


本文参与 腾讯云自媒体分享计划,分享自微信公众号。
原始发表:2021-10-22,如有侵权请联系 cloudcommunity@tencent.com 删除

本文分享自 FPGA开源工作室 微信公众号,前往查看

如有侵权,请联系 cloudcommunity@tencent.com 删除。

本文参与 腾讯云自媒体分享计划  ,欢迎热爱写作的你一起参与!

评论
登录后参与评论
0 条评论
热度
最新
推荐阅读
领券
问题归档专栏文章快讯文章归档关键词归档开发者手册归档开发者手册 Section 归档