前往小程序,Get更优阅读体验!
立即前往
首页
学习
活动
专区
工具
TVP
发布
社区首页 >专栏 >Xilinx Ethernet MAC IP调试的小坑

Xilinx Ethernet MAC IP调试的小坑

作者头像
猫叔Rex
发布2021-11-25 09:55:51
8680
发布2021-11-25 09:55:51
举报
文章被收录于专栏:科学计算

  本篇文章要写的是调试Xilinx网络IP时踩到的一个坑,也是控制PHY芯片时的一个坑,板卡上的PHY芯片是非常经典的88E1111,使用MDIO接口控制。

  本身MDIO接口的时序也不是很难,非常类似I2C接口,内部寄存器的读写控制都是通过MDIO接口来实现。在MDIO的协议中,有一个PHY ADDR,这个是由PHY芯片的硬件决定的。

image-20211101195933529

Xilinx的IP也提供了mdio接口,我们可以直接通过配置IP内部寄存器来实现MDIO接口的配置。

image-20211101200357791

在IP Core的内部设置中,有一个MDIO PHY ADDRESS的设置。

image-20211101201257172

看到这个选项,默认就认为是PHY芯片的ADDR,实际硬件中的PHY ADDR就是7,所以这里设的7.(但其实不对)

将bit下载到板卡中后,读取PHY芯片的两个ID,都可以读出来。但读出来的值跟手册中不一样,比如Register2,PHY芯片手册中写的是0x141,而读出来的0x173.

image-20211101201757328

读其他寄存器时,有的可读可写,有的读出来都是0,但跟手册中就是不一样。查了很多资料也没查到原因,也怀疑过是MDIO时序有问题,想着自己重新写一个MDIO控制接口,但又感觉Xilinx官方出了这么多年的IP,不应该会有这种问题。一直没有怀疑过PHY ADDR的问题,因为有些寄存器是可读可写的,就以为应该是通了的。

只能重新看手册,把IP中需要填参数的地方看了一下,当看到PHY ADDR时,发现是这么写的。

image-20211101202739489

也就是说,IP里面的这个PHY ADDRESS是Internal的,并不是外部PHY芯片的ADDR,于是就将IP中这个PHY ADDRESS设为了1(只有不跟PHY ADDRESS一样就行)。

再去读PHY芯片的寄存器,就跟手册中是一样的了。

本文参与 腾讯云自媒体同步曝光计划,分享自微信公众号。
原始发表:2021-11-02,如有侵权请联系 cloudcommunity@tencent.com 删除

本文分享自 傅里叶的猫 微信公众号,前往查看

如有侵权,请联系 cloudcommunity@tencent.com 删除。

本文参与 腾讯云自媒体同步曝光计划  ,欢迎热爱写作的你一起参与!

评论
登录后参与评论
0 条评论
热度
最新
推荐阅读
领券
问题归档专栏文章快讯文章归档关键词归档开发者手册归档开发者手册 Section 归档