首页
学习
活动
专区
圈层
工具
发布
首页
学习
活动
专区
圈层
工具
MCP广场
社区首页 >专栏 >高速信号处理设计原理图:619-基于双FMC接口 ZU19EG 的6U VPX采集存储计算处理卡

高速信号处理设计原理图:619-基于双FMC接口 ZU19EG 的6U VPX采集存储计算处理卡

原创
作者头像
用户11859187
发布2025-10-11 10:47:00
发布2025-10-11 10:47:00
340
举报

一、板卡概述

      该板卡是采集、存储、计算、管理一体的高集成度、加固型的信号处理平台,北京太速科技板卡基于Xilinx公司Zynq UltraScale+ MPSOC系列SOC XCZU19EG-FFVC1760架构,其中,ARM端搭载一组64-bit DDR4,总容量达4GB,可稳定运行在2400MT/s,板卡ARM对外支持1路USB3.0接口、2路千兆以太网接口、1路DP输出接口、2路调试串口(RS232)、2路Can接口;板卡具有自控上电顺序,支持多种启动模式,如Nor Flash启动,EMMC启动,SD卡启动等。PL端扩展两路标准FMC HPC接口,支持8路GTH(GTY)接口和LA/HA/HB全定义接口;PL端支持一组64-bit DDR4,容量均为4GB,最高运行速率支持2666MT/s;PL端8个GTH扩展PCIe接口,2个QSFP28 100G光纤;6U VPX 接口支持16个GTH和32对LVDS。板卡设计满足工业级要求,可用于高速信号的采集,存储和计算,管理一体化设计应用。 

二、主要功能和性能

三、软件支持:

● PS端QSPI加载测试代码;

● PS端EMMC加载测试代码;

● PS端SD卡加载测试代码;

● PS端DDR4读写测试代码;

● PS端千兆网口收发测试代码;

● PS端RS232接口读写测试代码;

● PS端CAN接口读写测试代码;

● PS端DisplayPort接口测试代码;

● PS端USB3.0接口读写测试代码;

● PL端SPI接口的DataFlash读写测试代码;

● PL端4组 M.2接口ibert模式测试代码;

● PL端的DDR读写测试代码

● PL端6U VPX 接口PCIe Gen3 x8 XDMA接口测试软件;

● 其它GPIO信号连通性测试代码;

四、应用领域:

● 采集计算管理一体高速信号处理

ZU19EG开发板, 高速信号处理, 信号处理平台, 信号处理平台 采集计算管理

原创声明:本文系作者授权腾讯云开发者社区发表,未经许可,不得转载。

如有侵权,请联系 cloudcommunity@tencent.com 删除。

原创声明:本文系作者授权腾讯云开发者社区发表,未经许可,不得转载。

如有侵权,请联系 cloudcommunity@tencent.com 删除。

评论
登录后参与评论
0 条评论
热度
最新
推荐阅读
目录
  • 一、板卡概述
领券
问题归档专栏文章快讯文章归档关键词归档开发者手册归档开发者手册 Section 归档