我正在开发一个连接到STM32H753的QSPI串行闪存的驱动程序。我习惯于SPI,但对QSPI不是很熟悉。
我不明白双倍数据速率与单数据速率相比有什么好处。当然,我理解DDR允许每个SCK时钟周期传输两位而不是一位。但最后,这两种模式的数据带宽限制不是一样的吗?
以我的组件为例(参见SDR QuadRead vs. DDR QuadRead):
SDR或DDR的最大读取速率是相同的,唯一的区别是SCK信号频率。但是主机和从机仍然需要支持比SCK高两倍的IO频率。
我发现的唯一区别是DDR中的指令阶段比数据阶段慢两倍:
有什么想法吗?
发布于 2021-10-01 16:33:51
但最后,这两种模式的数据带宽限制不是相同的吗
唯一的区别是SCK信号频率。
由于许多原因,它是非常重要的。我们尽可能地降低这些频率,因为它简化了PCB设计(特别是复杂的),减少了EMI (并且商业设备通常必须通过认证)。增加的噪声影响PCB/uC缩减的模拟部分,例如ADC的质量。
因此,在总线上使用54 the而不是108 the是一个很大的好处(请记住,所有数据线(我们可以在octaSPI中有8条)也可以在更高的频率下工作,这会使器件设计变得更加复杂。
https://stackoverflow.com/questions/69403724
复制相似问题