首页
学习
活动
专区
工具
TVP
发布

FPGA开源工作室

专栏作者
230
文章
354625
阅读量
87
订阅数
FPGA六大应用领域
FPGA 在通信领域的应用可以说是无所不能,得益于 FPGA 内部结构的特点,它可以很容易地实现分布式的算法结构,这一点对于实现无线通信中的高速数字信号处理十分有利。
FPGA开源工作室
2023-09-04
1940
自适应滤波器(adaptive filter)(2)--LMS算法
自适应滤波器的一些经典应用包括系统识别、通道均衡、信号增强和信号预测。建议的应用程序是降噪,这是一种信号增强。下文描述了此类应用程序的一般案例。
FPGA开源工作室
2021-10-25
2.4K0
自适应滤波器(Adaptive Filter)(1)--简介
自适应滤镜是具有非恒定系数的滤波器。滤波器系数根据通常定义的 cterium 进行调整,以优化滤波器在输入信号中估计未知信号的能力。
FPGA开源工作室
2021-10-25
2K0
FPGA上电后IO的默认状态
在进行FPGA硬件设计时,引脚分配是非常重要的一个环节,特别是在硬件电路上需要与其他芯片通行的引脚。Xilinx FPGA从上电之后到正常工作整个过程中各个阶段引脚的状态,会对硬件设计、引脚分配产生非常重要的影响。这篇专题就针对FPGA从上电开始 ,配置程序,到正常工作整个过程中所有IO的状态进行分析。
FPGA开源工作室
2021-10-13
1.2K0
数字 VLSI 的设计注意事项
VLSI SoC 中的设计程序非常复杂。设计人员应该考虑所有可能的状态和输入,并以这样一种方式设计芯片,使其每次都能在每种状态和每种可能的输入下工作。在本文中,我们将讨论设计数字 VLSI 电路时的亚稳态、建立时间和保持时间。
FPGA开源工作室
2021-10-12
7580
数字信号处理(DSP)介绍
该电路充当低通滤波器。它去除或过滤掉高于电路截止频率的频率分量,并以很小的衰减通过较低频率的分量。在本例中,信号处理的目的是消除高频噪声并提取信号的所需部分。 请注意,输入和输出均为模拟形式。这是一个很大的优势,因为科学和工程中感兴趣的信号本质上是模拟的。因此,对于模拟信号处理,信号处理模块的输入和输出不需要接口电路(ADC 和 DAC)。
FPGA开源工作室
2021-09-18
2.2K0
FPGA的时钟资源
本文将回顾常见的 FPGA 资源,这些资源使我们能够在整个系统中有效地生成和分配时钟信号。 在许多情况下,我们需要生成新的时钟信号并在整个系统中有效地分配它们。现代 FPGA 具有专用的时钟管理模块,使我们能够执行这两项任务。 在本文中,我们将首先简要回顾有效时钟分配和新时钟生成的问题。然后,我们将看到现代 FPGA 的时钟管理模块可以轻松满足这两个设计要求。
FPGA开源工作室
2021-09-18
7270
数字IC/FPGA设计基础_入门必备“常识”
对于对数字IC/FPGA设计感兴趣,并希望在这儿方向深入发展的同学而言,经常困惑在日后的找工作时,实际工程设计中需要哪些基本知识与技能。在网络上搜索各种资料,费事费力。
FPGA开源工作室
2021-08-26
1K0
数字IC/FPGA设计基础_ILA原理与使用
在数字IP/IC,FPGA项目的上板验证阶段,对于一些难以确定原因的bug,比如:RTL仿真时,测试pattern覆盖不够全面,fpga跑起来后的实际信号时序可能跟RTL 仿真不一致,从而出现Bug。一种debug的方式就是用FPGA工具提供的ILA模块(xilixn在ISE中叫:chipscope),来实时抓取FPGA内部数字信号的波形,分析逻辑错误的原因,帮助debug。
FPGA开源工作室
2021-08-26
1.5K0
Verilog实现一阶sigma_delta DAC
一阶 sigma-delta 调制器类似于 PWM,但如果需要对其进行滤波,则具有更好的频率响应,因为它具有更高的频率输出内容。
FPGA开源工作室
2021-07-09
1.3K0
MATLAB --函数编写与调用
之前写code都是将所有的实现放在同一个.m文件,导致程序很混乱冗长,过了几天容易忘记,不便于后期修改维护,于是开始学习将程序封装。即将程序封装成函数,再调用,就比较清晰。
FPGA开源工作室
2021-04-22
1.4K0
基于FPGA的自动白平衡算法的实现
对于白平衡基本概念的详细介绍请查看文章《白平衡初探》,白平衡算法主要的作用是将偏暖或者偏冷的色调自动恢复到正常色调,是图像看起来更加色彩饱满正常。
FPGA开源工作室
2021-04-22
8940
【强烈建议收藏】最全的TI、Xilinx、NXP工业核心板汇总!
我们知道很多客户在平台选型的时候,面对市面上各种各样的处理器型号,经常毫无头绪。明明我们一定要工业级的料号,却被经常被号称工业级的宽温级产品忽悠得毫无脾气。工业级要求的客户,如何快速选择适合自己项目的产品?
FPGA开源工作室
2021-04-22
8200
​Xilinx UltraScale 介绍与产品选型
Xilinx 全新 16 纳米及 20 纳米 UltraScale™ 系列基于首款架构,不仅覆盖从平面到 FinFET 技术乃至更高技术的多个节点,同时还可从单片 IC 扩展至 3D IC。在 20 纳米技术领域,Xilinx 推出了首款 ASIC-Class 架构,不仅支持数百 Gb 级的系统性能,在全线路速度下支持智能处理,而且还可扩展至 Tb 和 Tf 级别。在 16 纳米工艺方面,UltraScale+ 系列将全新存储器、3D-on-3D 和多处理 SoC (MPSoC) 技术进行完美结合,可实现领先一代的价值。
FPGA开源工作室
2021-03-30
1K0
基于FPGA的千兆以太网开发(2)
在基于FPGA的千兆以太网开发(1)中我们介绍了MII、RMII、GMII、RGMII的一些基本介绍,本节主要介绍FPGA千兆以太网开发硬件的基本介绍。
FPGA开源工作室
2021-03-15
9860
基于FPGA的千兆以太网开发(3)
在基于FPGA的千兆以太网开发(1)和基于FPGA的千兆以太网开发(2)中介绍了以太网的基本信息和接口介绍,本节将下板一步步调试。
FPGA开源工作室
2021-03-15
1.2K0
xilinx源语 IDDR和ODDR
该设计元素是专用的输入寄存器,旨在将外部双数据速率(DDR)信号接收到Xilinx FPGA中。IDDR可用的模式可以在捕获数据的时间和时钟沿或在相同的时钟沿向FPGA架构显示数据。此功能使您可以避免其他时序复杂性和资源使用情况。 1)OPPOSITE_EDGE模式-以传统的DDR方法恢复数据。给定分别在引脚D和C上的DDR数据和时钟,在时钟C的每个上升沿之后Q1发生变化,在时钟C的每个下降沿之后Q2发生变化。 2)SAME_EDGE模式-时钟C的相对边沿仍然恢复数据。但是,在负边沿数据寄存器后面放置了一个额外的寄存器。这个额外的寄存器由时钟信号C的正时钟沿提供时钟。结果,现在DDR数据在相同的时钟沿提供给FPGA架构。但是,由于此功能,数据对似乎是“分离的”。Q1和Q2不再具有对1和2。相反,出现的第一个对是对1和DONT_CARE,在下一个时钟周期之后是对2和3。 3)SAME_EDGE_PIPELINED模式-以与SAME_EDGE模式类似的方式恢复数据。为了避免SAME_EDGE模式的“分离”效应,在上升沿数据寄存器的前面放置了一个额外的寄存器。现在,数据对同时出现在Q1和Q2引脚上。但是,使用此模式将使Q1和Q2信号更改的延迟时间增加一个额外的周期。
FPGA开源工作室
2021-03-13
1.5K0
基于FPGA的CameraLink视频开发案例
CameraLink协议是一种专门针对机器视觉应用领域的串行通信协议,它使用低压差分信号(LVDS)进行数据的传输和通信。CameraLink标准是在ChannelLink标准的基础上多加了6对差分信号线,其中4对用于并行传输相机控制信号,另外2对用于相机和图像采集卡之间的串行通信(本质就是UART的两根线)。
FPGA开源工作室
2021-02-24
1.9K0
基于FPGA的光口通信开发案例
自著名华人物理学家高锟先生提出“光传输理论”,实用化的光纤传输产品始于1976年,经历了PDH→SDH→DWDM→ASON→MSTP的发展历程。本世纪初期,ASON/OADM 技术已在通信技术当中广泛应用,逐渐发展成为以骨干网络传输为介质的ROADM技术。
FPGA开源工作室
2021-01-27
2K0
基于FPGA卡拉ok系统的设计--反馈抑制
音频模拟信号经过音频adc采集后转化为数字信号通过I2S送入FPGA,FPGA内部可做均衡器算法,反馈抑制算法,高低通滤波器混响回声以及变声的音频处理算法。
FPGA开源工作室
2020-12-29
7410
点击加载更多
社区活动
腾讯技术创作狂欢月
“码”上创作 21 天,分 10000 元奖品池!
Python精品学习库
代码在线跑,知识轻松学
博客搬家 | 分享价值百万资源包
自行/邀约他人一键搬运博客,速成社区影响力并领取好礼
技术创作特训营·精选知识专栏
往期视频·千货材料·成员作品 最新动态
领券
问题归档专栏文章快讯文章归档关键词归档开发者手册归档开发者手册 Section 归档