腾讯云
开发者社区
文档
建议反馈
控制台
首页
学习
活动
专区
工具
TVP
最新优惠活动
文章/答案/技术大牛
搜索
搜索
关闭
发布
登录/注册
精选内容/技术社群/优惠产品,
尽在小程序
立即前往
文章
问答
(9999+)
视频
沙龙
1
回答
未定义的参考'strftime与strftime KL25Z板和代码战士IDE
c
、
nxp-microcontroller
我正在尝试使用Kinetis KL25Z中的strftime()使用码战士ide将tm结构转换为字符串。#include "derivative.h" /* include peripheral declarations */ #include <stdio.h>struct tm *dateinfoPointe
浏览 3
提问于2020-05-20
得票数 1
回答已采纳
1
回答
结构冻结的memset初始化
c
、
struct
、
embedded
、
memset
、
libopencm3
来编译代码: arm-none-eabi-gcc -std=c11 --specs=nosys.specs -fno-exceptions -Wall -O0 -nostartfiles -mcpu=
cortex
-m0-mthumb -mcpu=
cortex
-m3 -march=armv7-m -I %IncludeDir% -o %WorkingDir%bin\main.elf -T %WorkingDir%stm32f103c8t6
浏览 52
提问于2020-03-29
得票数 0
2
回答
从哪里开始ARM
Cortex
-A编程
c
、
arm
、
keil
、
cortex-a
、
nxp-microcontroller
我有使用
Cortex
-M控制器(恩智浦的LPC系列)和Keil的经验。我想转到
cortex
-A,因为我的逻辑需要更快的速度。我不需要IO引脚。 我应该从哪里开始??我应该使用什么IDE??我发现
Cortex
-A控制器的调试很困难,因为它涉及到操作系统。是真的吗?
浏览 7
提问于2018-04-18
得票数 1
1
回答
皮层
M0
与M0+编程视角
arm
、
cortex-m
目前,我有一个设计人员,它将给我一个带有内存的
M0
,用于最初的开发,但我希望最终使用M0+。假设我放弃了M0+ (MPU和MTB)的可选特性,我是否可以在不做任何更改的情况下将
M0
代码传递给M0+?
浏览 3
提问于2016-06-19
得票数 1
回答已采纳
1
回答
编译适用于所有ARM架构的库,一般使用的是GCC
gcc
、
arm
、
static-libraries
、
cross-compiling
、
cpu-architecture
有没有一个针对GCC的编译选项,可以让我为所有ARM版本通用地编译一个静态库?或者至少在一个编译操作中获得多个架构?
浏览 0
提问于2016-06-22
得票数 0
1
回答
在OpenOCD中配置次核
gdb
、
lpc
、
cortex-m
、
openocd
该芯片有一个皮质M4核和一个次级皮质
M0
核。-irlen 4 -ircapture 0x1 -irmask 0xf -expected-id $_M0_JTAG_TAPID target create $_CHIPNAME.m4
cortex
_m -chain-position $_CHIPNAME.m4 set现在我怀疑问题是,OpenOCD认为在编写闪存之前必须停止
M0
内核,而
浏览 1
提问于2015-01-16
得票数 0
回答已采纳
2
回答
当我的CPU不支持未对齐的内存访问时,这意味着什么?
embedded
、
arm
、
structure
、
memory-alignment
、
cortex-m
我刚刚发现我正在编写代码的ARM (
Cortex
M0
)不支持非对齐内存访问。现在在我的代码中,我使用了很多压缩结构,并且我从来没有收到任何警告或硬错误,那么当
Cortex
不允许非对齐访问时,它如何访问这些结构的成员呢?
浏览 3
提问于2013-02-03
得票数 6
回答已采纳
1
回答
Cortex
-m4 asm vs
cortex
M0
asm
assembly
、
arm
、
cortex-m
它检查在发生硬故障之前哪个堆栈指针处于活动状态,并给出指向堆栈寄存器开头的指针:" ite eq \n"" mrsne r0, psp
浏览 0
提问于2019-11-27
得票数 0
1
回答
如何查看未跟踪堆栈的回溯
gdb
、
cortex-m
使用arm-none-eabi-gdb,
Cortex
M0
,FreeRTOS。 如何查看地址为addr的任意堆栈的堆栈跟踪 我是否必须手动更改堆栈指针,或者是否有更简单的方法?
浏览 29
提问于2021-06-29
得票数 1
3
回答
在使用Arduino.cc
M0
的
Cortex
草图中,如何声明SysTick处理程序?
arduino
、
interrupt
、
cortex-m
非常简单的设置-我正在使用Arduino.cc的Arduino草图在基于
Cortex
M0
的arduino上。
Cortex
M0
技术参考手册说这是如何做的,但是Arduino草图编程语言没有记录这些东西是如何在草图中暴露出来的。我正在为我的板导入板接口,它会编译并运行,但没有调用任何处理程序。
浏览 1
提问于2015-05-16
得票数 0
1
回答
臂浮点作业
c
、
arm
、
fpu
我有两个关于浮点操作的问题,涉及到ARM的M4,M33和带有浮点协处理器的
M0
核心。 尽管是可选的,但几乎所有主要的ARM
Cortex
M4和
Cortex
M33实现通常都有一个内置的FPU内核。而皮质
M0
可能有一个FPU或数学协处理器作为外设.我相信,皮质
M0
,可能有FPU或数学协处理器作为外围设备,我们将需要这样的功能,如RP2040 (覆盆子皮皮)。
浏览 6
提问于2022-07-31
得票数 1
回答已采纳
2
回答
Cortex
-M1的CMSIS
arm
、
embedded
、
cortex-m
、
cmsis
我刚刚发现最新的CMSIS (5.2)不支持它,官方的CMSIS 这样说: 由于执行时间的不同,软件需要进行小的调整的可能性也很小。在编写本报告时,没有用于
Cortex
-M1的CMSIS软件包。但是,您可以在
Cortex
-M1编程中对
Cortex
-M0使用相同的CMSIS文件,因为它们基于相同版本的ARMv6-M体系
浏览 0
提问于2018-01-19
得票数 0
1
回答
ThreadX系统计时器线程需要多少堆栈?
threadx
我在一个20k内存的
Cortex
M0+中使用Azure RTOS ThreadX。默认情况下,
cortex
m0
的端口模块有1024字节用于计时器线程,但经过一些调试后,我注意到线程堆栈并未使用,因为看到0xEF值,所以我将其减少到256字节。我在测试代码时,这个线程溢出了。
浏览 9
提问于2021-09-26
得票数 0
1
回答
Buildroot和Crosstool-NG配置错误
linux-kernel
、
cross-compiling
、
embedded-linux
、
buildroot
、
crosstool-ng
COLLECT_GCC=arm-
cortex
_a8-
linux
-gnueabihf-gccTarget: arm-
cortex</e
浏览 5
提问于2020-05-04
得票数 1
1
回答
单片机与普通PC机数据加密时间的比较
security
、
encryption
、
embedded
、
iot
首先,这是我在Stackoverflow上的第一篇文章,所以如果把它放在错误的论坛上,或者标记错误,或者不遵循惯例.我很抱歉。现在,我发现了微控制器部分(,)上的数据,但是我很难找到一个好的参考或概述,对于一个普通的CPU。 我正在寻找的是关于加密的计算时间的信息,比如使用AES-256的字节。(我知道在标准PC或笔记本电脑上有
浏览 5
提问于2022-01-12
得票数 0
1
回答
arm
cortex
m0
引导代码
arm
我正在开发一个基于ARM
CORTEX
M0
的微控制器。有人能在这方面帮我吗?
浏览 1
提问于2013-01-18
得票数 0
3
回答
OPENOCD,ARM
Cortex
M0
的闪存程序
arm
、
openocd
、
cortex-m
我是OpenOCD的新手,有没有人尝试过使用Olimex OpenOCD将十六进制文件(从基尔说)闪存到ARM皮层
M0
(通用)中。
浏览 1
提问于2011-09-13
得票数 2
回答已采纳
2
回答
什么是Galaxy S3 (
m0
)
android
、
crash-reports
、
samsung-mobile
我注意到我唯一的崩溃是来自三星Galaxy S3(
m0
。有人知道这到底是什么(
m0
)吗?它是一个特定的型号还是什么? 提前谢谢你。
浏览 0
提问于2014-01-13
得票数 3
2
回答
我如何对不同的皮层-m使用相同的asm代码?
assembly
、
arm
我想使用一些asm函数作为外部库,用于皮层、
m0
和m4。但是asm函数的代码包含下一个声明:我在这个阶段的问题-- .cpu是强制性指令吗?
浏览 4
提问于2020-09-01
得票数 0
回答已采纳
1
回答
x86/64 vs ARM缓存丢失/分支错误预测惩罚
performance
、
x86
、
arm
、
cpu
、
cpu-architecture
对于ARM和x86/64处理器,缓存丢失的惩罚和分支错误预测之间有什么重大或根本的区别吗?
浏览 2
提问于2016-01-18
得票数 2
回答已采纳
点击加载更多
扫码
添加站长 进交流群
领取专属
10元无门槛券
手把手带您无忧上云
相关
资讯
Cortex-M处理器跑得了Linux吗?
AI龙头分析——Cortex
Cortex项目进度报告
Cortex线下 Meet Up——北京站回顾
Palo Alto Networks推出Cortex XDR 2.0
热门
标签
更多标签
云服务器
即时通信 IM
ICP备案
对象存储
实时音视频
活动推荐
运营活动
广告
关闭
领券