3 Linux x86 PCIe调试 3.1 PCIe设备分类 – RC,BDF为00:00.0 – bridge就像hub,一般是个多功能的设备,传递数据需要仲裁,比较慢 – switch就像交换机...x86 BIOS专门提供了针对PCI总线的操作,这些操作里就包括了总线枚举的整个过程,Linux kernel中的宏CONFIG_PCI_BIOS。...需要注意的是Linux x86_64是不采用PCI BIOS访问PCI配置空间的,而是内核实现了直接访问PCI配置空间的函数(CONFIG_PCI_DIRECT)。...所以Linux x86驱动程序中pci_read_config_byte()最终调用的是pci_bios_read_config_byte()。...Android libpci库 external/pciutils 5.2 libpci判断一个PCI设备是不是PCIe capability ID参考:include/uapi/linux/pci_regs.h
一、PCIe基础知识 1.1 关于接口 PCIe2x接口,对比其他系列,该接口包含2对发送与接收接口, 数据部分包含双向八个接口: PETp0与PETn0:发送器差动线对,通道0 PETp1与PETn1...1.2 TLP包 1.2.1 AXI-Stream总线上的数据 在赛灵思7系列FPGA中,使用AXIStream总线进行通信,PCIe的TLP包使用AXI总线传输,在AXI总线上数据大端对齐,即高位数据在地址的高位...在使用强序模型时,在数据的整个传送路径中,PCIe设备在处理相同类型的TLP时,如PCIe设备发送两个存储器写TLP时,后面的写TLP必须等待前一个存储器写TLP完成后才能被处理,几遍当前报文在传输过程中阻塞...但是对于不同类型的TLP间可以乱序通过同一条PCIe链路。 在使用Realaxed Ordering模型时,后一个写TLP可以越过前一个存储器写TLP提前执行,从而能提高PCIe总线利用率。...1.2.3 TLP的路由 TLP的路由指的是TLP通过Switch或者PCIe桥片时采用哪一条路景,最终到达EP或者RC(Root Complex,跟联合体)的方法,一共有三种:基于地址的路由、基于ID
PCIE有四种不同的规格,通过下图来了解下PCIE的其中2种规格 ? 查看主板上的PCI插槽 # dmidecode | grep --color "PCI" ?...不同PCIe版本对应的传输速率如下: ?...传输速率为每秒传输量GT/s,而不是每秒位数Gbps,因为传输量包括不提供额外吞吐量的开销位; 比如PCIe 1.x和PCIe 2.x使用8b/10b编码方案,导致占用了20% (= 2/10)的原始信道带宽...在 Linux 下要如何得知 PCI-E Bus 使用的是 Gen(Generation) 1 還是 Gen2 還是新一代的 Gen 3 雖然使用 #lspci 只要可以看到目前系統所有的裝置.但是好像看不到...vendor id和device id root@XXX# lspci -n | grep -i 06:00.0 06:00.0 0200: 8086:10fb (rev 01) root@XXX# Linux
When AER is enabled, a PCI Express device will automatically send an error message to the PCIe root port...AER error output When a PCIe AER error is captured, an error message will be output to console....Below shows an example: 0000:50:00.0: PCIe Bus Error: severity=Uncorrected (Fatal), type=Transaction...AER Statistics / Counters When PCIe AER errors are captured, the counters / statistics are also exposed...--------------------------------------------------------------------- ============================ PCIe
网络配置 (更改已经有的,不要删别的) #第一块网卡 [root@localhost ~]# vi /etc/sysconfig/network-scripts...
数据链路层的状态 数据链路层通过物理层监控当前PCIe链路层的状态,数据链路层会处于以下3种状态: (1)、DL Interactive:物理层通知数据链路层当前PCIe链路不可用,此时PCIe链路的对端可能未连接设备或未检测到对端设备...链路可用,此时数据链路层需要首先初始化VC0的流量控制机制,之后初始化其他通道的流量控制机制,且此时不可以收发DLLP或TLP。...此时物理层处于链路初始化状态。...在DL INIT时,首先对PCIe的VC0的流量控制进行初始化,流量控制(Flow Control)初始化分为两个阶段(FC_INIT1&FC_INIT2): FC_INIT1:数据链路层向事务层提交DL_DOWN...当链路处于DL UP状态时,表示该设备已经与PCIe链路的对端设备建立连接,链路两端可以正常收发报文,当事务层发现DL DOWN向DL UP的转移时,将重新初始化相关寄存器。
PCI && PCIe (Peripheral Component Interconnect,PCI)外设部件互联标准。...PCIe x 1、x 2、x 4、x 8、x 16 尺寸不一样。 Mini PCIe 基于PCIe的总线接口,主要用于笔记本和数码设备。52Pin。...mSATA接口形状和Mini PCIe完全一致。但是引脚信号不同,两者也互不兼容。通过第 43 针脚来识别是哪种设备。...先有了 Mini PCIe 标准,然后笔记本厂商用这个口来做 Wi-Fi 卡、3G/4G 上网卡、声卡等等。 mSATA 标准出现,利用 Mini PCIe 接口传 SATA 信号。...可以把它看作标准 SATA 接口的 mini 版,而在物理接口上(也就是接口类型)是跟 Mini PCIe 接口是一样的。
PCI Express (PCIe, PCI-e) is a high-speed serial computer expansion bus standard....PCIe has numerous improvements over the older standards, including higher maximum system bus throughput...The PCIe 2.0 standard doubles the transfer rate compared with PCIe 1.0 to 5 GT/s and the per-lane throughput...PCIe 2.0 motherboard slots are fully backward compatible with PCIe v1.x cards....PCIe 2.0 cards are also generally backward compatible with PCIe 1.x motherboards, using the available
一、内核中断初始化 文件:kernel\init\main.c。...Linux内核中断初始化流程如下: start_kernel()-> init_IRQ()-> irqchip_init()-> of_irq_init(...__irqchip_of_table) ## 扫描和初始化设备树中的中断控制器("interrupt-controller") __irqchip_of_table在RK3399中断控制器GICv3初始化时赋值...二、中断控制器初始化 文件:drivers/irqchip/irq-gic-v3.c。...中断控制器GICv3初始化流程如下: IRQCHIP_DECLARE(gic_v3, "arm,gic-v3", gic_of_init); gic_of_init()-> gic_init_bases
>> /etc/security/limits.conf 修改最大连接数 6、配置开机启动项 保留5个必须:sshd|rsyslog|network|crond|sysstat sshd 远程连接Linux...服务器时需要用到这个服务器程序,所以必须要开启,否则将无法连接Linux服务器。
之前介绍的PCIe实物模型为PIO模式,可编程PIO模式,软件控制CPU在主机总线上发起一个存储器或IO读写总线周期,并以映射在PCIe设备地址空间的一个地址为目标,根据PCIe总线宽度的区别,...PCIe ID: 见之前推送。...PCIe BARs: PCIe to AXI Lite Master Interface:使能,这样可以在主机一侧通过PCIe来访问用户逻辑侧寄存器或者其他AXI-Lite总线设备。...pcie_ref:XDMA的驱动时钟输入,双极性,经过一个缓冲之后接入到XDMA ip core。 pcie_rst_n: XDMA复位控制。...pcie_mgt: PCIe电气接口信号,TX与RX,7030为PCIe2.0,lane width:x2。 axi_aclk:AXI总线驱动时钟,该时用于fifo的数据读取。
本章将着重讲述PCIe物理层组成与操作,物理层位于数据链路层之下,可产生PLP包(Physical Layer Packet)进行管理。...———————————————————— 从作用方面考虑:物理层位于数据链路层和PCIe链路之间,其主要作用是: 1、 发送来自数据链路层的TLP和DLLP。...,侧重于物理电气子层,PCIe链路通过LTSSM状态机对PCIe链路进行控制和管理,逻辑子层主要完成与数据链路层的数据交换,由发送逻辑和接收逻辑组成。...由于PCIe不同的Lane中传递的数据可能存在漂移,即Skew,Byte Stripping的一个重要功能就是消除这个漂移,即De-Skew。...4、数据进入到各自Lane的加扰(Scramber模块),“加扰”后进行8b/10b编码,最后通过并串转换模块发送到PCIe链路中。
看下PCIe发展历程: ?...PCIE相关概念: 传输速率为每秒传输量GT/s,而不是每秒位数Gbps,因为传输量包括不提供额外吞吐量的开销位; 比如 PCIe 1.x和PCIe 2.x使用8b / 10b编码方案,导致占用了20%...PCIE带宽计算 PCIe 吞吐量(可用带宽)计算方法: 吞吐量 = 传输速率 * 编码方案 例如:PCI-e2.0 协议支持 5.0 GT/s,即每一条Lane 上支持每秒钟内传输 5G个Bit;但这并不意味着...PCIe 2.0协议的每一条Lane支持 5Gbps 的速率。...具体性能表现未透露,不过已知PCIe 5.0理论带宽速率是PCIe gen 4.0两倍(单通道32Gbps),毋庸置疑CXL 1.0的到来势必会大大提升平台性能。
我们接着看linux初始化内存的下半部分,等内存初始化后就可以进入真正的内存管理了,初始化我总结了一下,大体分为三步: 物理内存进系统前 用memblock模块来对内存进行管理 页表映射 zone初始化...前两步在linux里分别对应如下操作: fixed map 加载dtb :Uboot会将kernel image和dtb拷贝到内存中,并且将dtb物理地址告知kernel 系统解析dtb里的内存参数:...对物理内存“划分”的初始化,包括node, zone, page frame,以及对应的数据结构。...「Linux是如何组织物理内存的?」...最后 至此linux对物理内存的初始化和虚拟地址和物理地址的映射关系算是告一段落,相信你已经知道 linux 虚拟寻址空间layout的来龙去脉,以及如何把物理内存通过node, zone, page
看了很多关于linux内存管理的文章还是云里雾里,听了很多关于linux内存管理的课程还是一头雾水。...这篇文章我们先来看下linux在启动过程中的初始化。 创建启动页表: 在汇编代码阶段的head.S文件中,负责创建映射关系的函数是create_page_tables。...注意:如果想要在伙伴系统初始化之前进行设备寄存器的访问,那么可以考虑early IO remap机制。 至此我们已经知道dtb和early ioremap都是在fixmap区的,如下图: ?...系统内存的布局: 完成dtb的map之后,内核可以访问这一段的内存了,通过解析dtb中的内容,内核可以勾勒出整个内存布局的情况,为后续内存管理初始化奠定基础。
现在最常见的扩展槽是PCIe插槽,实际上在你看不见的计算机主板芯片内部,各种硬件控制模块大部分也是以PCIe设备的形式挂载到了一颗或者几颗PCI/PCIe设备树上。...PCI/PCIe的历史 在我们看PCIe是什么之前,我们应该要了解一下PCIe的祖先们,这样我们才能对PCIe的一些设计有了更深刻的理解,并感叹计算机技术的飞速发展和工程师们的不懈努力。 1....16 1 4000 PCIe 2.0 x1 5 GHz 1 1 500 PCIe 2.0 x4 5 GHz 4 1 2000 PCIe 2.0 x8 5 GHz 8 1 4000 PCIe 2.0 x16...5 GHz 16 1 8000 PCIe 3.0 x1 8 GHz 1 1 1000 PCIe 3.0 x4 8 GHz 4 1 4000 PCIe 3.0 x8 8 GHz 8 1 8000 PCIe...PCI express(PCIe,注意官方写法是这样,而不是PCIE或者PCI-E)诞生了,以上就是简单的PCIe诞生过程,看似简单,其实是一代代“革命者”不断追求完美才形成今天的PCIe。
有了armv8架构访问内存的理解,我们来看下linux在内存这块的初始化就更容易理解了。...注意:如果想要在伙伴系统初始化之前进行设备寄存器的访问,那么可以考虑early IO remap机制。 至此我们已经知道dtb和early ioremap都是在fixmap区的,如下图: ?...系统内存的布局: 完成dtb的map之后,内核可以访问这一段的内存了,通过解析dtb中的内容,内核可以勾勒出整个内存布局的情况,为后续内存管理初始化奠定基础。
前面我们已经了解了saltstack的基础功能,现在就可以使用saltstack为初始化新安装的linux系统。...初始化列表: 1.关闭selinux 3.修改sshd配置文件 4.内核优化 5.ulimit修改 6.history记录 7.时区修改及添加cron 8.安装epel 9.修改resolv...解析文件 10.软件安装 好了,此前我们已经修改了salt的base目录,默认在/srv/salt 下我们调整到/etc/salt目录下了 现在呢,我们需要去建立一个目录专门用于存放初始化sls的
第一步:设置Git全局用户名和邮箱 git config --global user.name "你的用户名" git config --global user...
Linux 可能自带 openjdk,先将其卸载,之后官网下载再进行安装。
领取专属 10元无门槛券
手把手带您无忧上云