业界领先的 Xilinx 58G PAM4 技术演示

为帮助推进新一轮以太网部署,Xilinx 将 58Gb/s 收发器集成于其 16nm FinFET+ Virtex UltraScale+ FPGA 系列。全新收发器架构具有以下优势:

以 50G+ 线路速率突破数据传输的物理极限

采用新一代均衡技术,最大程度减少通道损耗

支持芯片间、模块、直接附加线缆以及背板通信

PAM4 调制是大势所趋

PAM4(或 4 级脉冲幅度调制)被公认为是目前实现新一代线路速率的可扩展性最高的多级信号协议,而且 Xilinx 正在通过光学互联网论坛 (OIF) 及电气电子工程师协会 (IEEE) 帮助推动 58G PAM4 标准化工作的发展。

为实现新一代以太网铺平了道路

云计算、工业物联网以及软件定义网络应用等都将继续加速和推动对无限带宽需求的发展。最新收发器架构将帮助各大厂商:

在现有基础架构上让带宽翻番

扩展 50G、100G、400G 端口以及太比特接口

评估用于开发其新一代解决方案的技术

新一代标准化线路速率是满足这些不断提高的带宽需求的关键

观看本视频了解赛灵思是如何将 58Gb/s PAM4 收发器集成到 16nm Virtex UltraScale+ FPGA系列产品中的:

  • 发表于:
  • 原文链接http://kuaibao.qq.com/s/20180329B1DG8W00?refer=cp_1026
  • 腾讯「腾讯云开发者社区」是腾讯内容开放平台帐号(企鹅号)传播渠道之一,根据《腾讯内容开放平台服务协议》转载发布内容。
  • 如有侵权,请联系 cloudcommunity@tencent.com 删除。

扫码关注腾讯云开发者

领取腾讯云代金券