前往小程序,Get更优阅读体验!
立即前往
首页
学习
活动
专区
工具
TVP
发布
社区首页 >专栏 >nand flash基础——基本结构[通俗易懂]

nand flash基础——基本结构[通俗易懂]

作者头像
全栈程序员站长
发布2022-11-07 15:32:29
2.8K0
发布2022-11-07 15:32:29
举报
文章被收录于专栏:全栈程序员必看

Array

在String中,cell是串行方式连接的,一般32或64个一组,两端分别通过MSL连接到source line,MDL连接到bit line,并分别由晶体管控制开断。每个string和相邻的string(图中是上下方向)共用bit line。control gate是通过wordlines连接在一起。

Page是一个逻辑上的概念,page是由同一根wordline上的cell组成的。一根wordline上的page个数是由cell存储bit的能力决定的。SLC memory 单个cell可以存储1bit信息,MLC则可以存储2bit,TLC是3bit,QLC则是4bit。按照图中示意,bitline 分为even/odd两组,相应的cell也分为了两组,这两组分别属于两个page。

根据以上定义,则一个SLC的设备,一根wordline可以分为两个page,假设总共有65536个cell,则每个page的大小为4KB。

而MLC单个cell可以存储2bit的信息,则从逻辑上又可以进一步细分为两个page,一个是lower page,即由LSB(least significant bit)组成,一个是upper page,由MSL(most significant)组成。这样一个MLC的设备,一根wordline就分为了四个page。类似的,TLC单个cell可以存储3bit的信息,则有lower/middle/upper page。

对于擦除操作,同一组wordline上的所有string是一起进行的,它们组成了一个block。如上图,有两组wordline,WL0[63:0]和WL1[63:0],对应的分别是block0,block1。

Floorplan

Nand Flash 芯片主要由array构成,同时需要外围电路来实现写读擦除功能。

Array一般分为若干个Plane,每个Plane都有独立的sense amplifier和cache,所以可以同时进行操作。wordline沿水平方向,bitline沿垂直方向,所有的bitline都连接到了sense amplifier上。Row Decoder在两个Plane之间。Row Decoder负责给被选中的string对应的各个wordline上加上合适的偏置。sense amplifier则将电流信号转换为数字量。

外围电路包括charge pumps(电荷泵),voltage regulators(电压调节器),及逻辑电路等。

PAD连接到芯片外部。

参考

Inside NAND Flash Memories

版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌侵权/违法违规的内容, 请发送邮件至 举报,一经查实,本站将立刻删除。

发布者:全栈程序员栈长,转载请注明出处:https://javaforall.cn/184228.html原文链接:https://javaforall.cn

本文参与 腾讯云自媒体同步曝光计划,分享自作者个人站点/博客。
原始发表:2022年10月9日 ,如有侵权请联系 cloudcommunity@tencent.com 删除

本文分享自 作者个人站点/博客 前往查看

如有侵权,请联系 cloudcommunity@tencent.com 删除。

本文参与 腾讯云自媒体同步曝光计划  ,欢迎热爱写作的你一起参与!

评论
登录后参与评论
0 条评论
热度
最新
推荐阅读
目录
  • Array
  • Floorplan
  • 参考
相关产品与服务
对象存储
对象存储(Cloud Object Storage,COS)是由腾讯云推出的无目录层次结构、无数据格式限制,可容纳海量数据且支持 HTTP/HTTPS 协议访问的分布式存储服务。腾讯云 COS 的存储桶空间无容量上限,无需分区管理,适用于 CDN 数据分发、数据万象处理或大数据计算与分析的数据湖等多种场景。
领券
问题归档专栏文章快讯文章归档关键词归档开发者手册归档开发者手册 Section 归档