首页
学习
活动
专区
圈层
工具
发布
社区首页 >专栏 >DR1 评估板 PL 端 FPGA 开发完全指南:基础案例与 ADC 采集模块详解(二)

DR1 评估板 PL 端 FPGA 开发完全指南:基础案例与 ADC 采集模块详解(二)

原创
作者头像
创龙科技Tronlong
发布2026-01-13 11:18:26
发布2026-01-13 11:18:26
1270
举报

ad7616_capture案例

案例说明

案例功能:通过创龙科技TL7616P模块采集16通道数据(采样率为200KSPS),并使用TD软件的ChipWatcher工具,将采集的数据转换成电压值并保存为.csv文件。程序功能框图如下所示。

本案例使用创龙科技TL7616P-A1.1模块,硬件配置为并行模式,支持核芯互联CL1616(国产)和ADI AD7616采样芯片。

图 36
图 36

管脚约束请查看案例工程"project\constraints\"目录下的.adc文件。

操作说明

(1)硬件连接

请将TL7616P模块连接至评估板的EXPORT2接口,请将TL7616P模块的VXX通道正确连接至信号发生器A通道。同时使用下载器连接评估板JTAG接口至PC端USB接口。硬件连接如下图所示。

备注:本次演示通过TL7616P模块的V0A通道进行数据采集,其他通道的数据采集方法同理。

图 37
图 37

信号发生器设置A通道输出频率为1KHz、峰峰值为5.0Vpp(即幅值为2.5V)的正弦波信号,如下图所示。TL7616P模块默认量程为±10V,待测信号电压请勿超过模块量程,否则可能会导致模块损坏。

图 38
图 38

(2)运行测试

打开案例对应的TD工程,在工程编译成功后,点击"Hierarchy Navigation"栏"ChipWatcher"选项下的.cwc文件。

图 39
图 39

将评估板上电,点击图标,直至"Device"栏出现器件信息。在"Bite File"栏中,选择案例对应的.bit镜像文件。

图 40
图 40

点击图标,加载bit镜像文件。

图 41
图 41
图 42
图 42

点击图标,进行单次采集,并等待采集完成。

图 43
图 43
图 44
图 44

采集完成后,点击"Setup",选中要查看的数据,鼠标右键依次选择"Set Bus/Group Radix… -> signed DEC"设置波形格式为"signed DEC"(有符号十进制)。

图 45
图 45

点击当前窗口右上角"File",选择"Export Wave Date",导出波形数据.csv文件。导出完成后,会弹出窗口显示导出文件的路径以及名称。

图 46
图 46
图 47
图 47

(3)结果验证

请将生成的.csv文件使用Excel打开,如下图所示。其中,第C列数据为TL7616模块V0A通道的采集数据,第J列数据为TL7616P模块V7A通道的采集数据,第K列数据为TL7616模块V0B通道的采集数据,第R列数据为TL7616P模块V7B通道的采集数据。

图 48
图 48

由于本次演示通过TL7616P模块的V0A通道进行数据采集,因此请选中表格中的第C列,点击“插入”选项,选择“折线图”,将采集数据显示为更加直观的波形图,如下图所示。

图 49
图 49
图 50
图 50

根据折线图确定波峰值为:8040,波谷值为:-8156

图 51 波峰值
图 51 波峰值
图 52 波谷值
图 52 波谷值

根据以上波峰值和波谷值,套用计算公式:CODE = VIN x VREF / 2n,计算可得约为4.94V,与信号发生器设置峰峰值:5.00Vpp接近。

参数解析:

VIN:输入电压,即波峰值和波谷值之和,为8040 + 8156 = 16196;

VREF:量程电压值,即为:+10V - ( -10V ) = 20V;

n:数据有效位,此处为16位,即:n = 16。

IP核配置说明

设置输入的时钟频率为50MHz。

图 53 PLL IP核配置
图 53 PLL IP核配置

使能CLK0,配置输出频率为60MHz。

图 54 PLL IP核配置
图 54 PLL IP核配置

关键代码

(1)顶层模块

顶层模块的源码位于案例目录"project\hdl\"下的"ad7616_capture.v"。

  1. 端口定义。
图 55
图 55

b) 仿真调试信号定义。

图 56
图 56

c) 实例化ad7616_capture_bd模块,该模块负责从PS端产生时钟,提供给PL端。

图 57
图 57

d) 使用PLL IP核输出100MHz ADC时钟。

图 58
图 58

e) 实例化AD7616模块。

图 59
图 59

(2)AD7616模块

AD7616模块的源码位于案例目录"project\hdl\"下的"ad7616.v"。

a) 生成100KSPS采样率时钟;60MHz作为AD7616模块运行时钟。

图 60
图 60

b) 定义状态机。

图 61
图 61

c) 保持时间信号。

图 62
图 62

d) 配置ADC信号线。

图 63
图 63

e) 以60MHz时钟分频技术生成100KHz采样率的clk_convst信号。

图 64
图 64

f) 配置状态机。

图 65
图 65

每个状态的功能如下表所示:

g) 状态机控制逻辑。

图 66
图 66
图 67
图 67
图 68
图 68

备注:保持时间需满足时序图的需求,如下图。

图 69
图 69

h)控制信号赋值逻辑。

图 70
图 70
  1. 寄存器说明:TL7616P模块的AD芯片软件模式的开启是通过配置HW_RNGSEL0/HW_RNGSEL1引脚为低电平。如下图TL7616P模块的原理图所示。

备注:寄存器详细说明请参考TL7616P模块的AD芯片手册。

图 71
图 71

本案例通过配置0x02、0x20-0x27寄存器,将AD芯片设置为BURST Sequencer模式。

图 72
图 72
图 73
图 73
图 74
图 74

j) 处于空闲状态时,判断下一状态的跳转。

图 75
图 75

跳转条件与跳转状态对应关系如下表所示:

k) 在adc_rd_n上升沿读取ADC数据,分离各通道数据。

adc_rd_p是adc_rd_n上升沿标志。在read_data_done高电平第一个周期,通道V7B数据的寄存器处于跳变和稳定的边缘状态。因此延迟时间直至IDLE状态结束,产生adc_data_vaild标志。当adc_data_vaild高电平代表采样16通道数据完成。

图 76
图 76

原创声明:本文系作者授权腾讯云开发者社区发表,未经许可,不得转载。

如有侵权,请联系 cloudcommunity@tencent.com 删除。

原创声明:本文系作者授权腾讯云开发者社区发表,未经许可,不得转载。

如有侵权,请联系 cloudcommunity@tencent.com 删除。

评论
登录后参与评论
0 条评论
热度
最新
推荐阅读
目录
  • ad7616_capture案例
    • 案例说明
    • 操作说明
    • IP核配置说明
      • 关键代码
领券
问题归档专栏文章快讯文章归档关键词归档开发者手册归档开发者手册 Section 归档