硬件设计人员如何确定设备工作所需的合适时钟频率?之后,他/她创建时序图,该时序图随后被进一步用于接口。
我只需要知道确定合适的时钟然后创建时序图的机制是什么。我自己的逻辑是,设计师首先创建微处理器等设备,然后给它不同的指令,然后在不同的时钟频率上检查结果,但这是一种试错法,有没有特定的算法来做到这一点?
发布于 2017-02-06 10:33:11
这实际上是一个电气工程的问题。最终,器件的速度取决于通过工程样本的模拟和测试对设计的详细表征。
当设备实际批量生产时,通常每个设备都要进行测试,如果不符合规格或给出了速度等级,则会被拒绝。这项测试通常检查在各种温度和电源电压下的性能。这个过程非常保守。
此外,如果对较高速度等级的需求小于供应,则芯片可被标记为较低速度等级。为什么?更快版本的芯片通常要求更高的价格,营销类型不想损害这些昂贵部件的利润率。
因此,经常可以在超频的情况下幸免于难。
另一个可能的限制发生在芯片必须在套装中使用时(如果您愿意,也可以是套装芯片)。在这些情况下,一个芯片的速度可能会受到该组中另一个芯片的限制。
发布于 2017-02-07 23:19:27
这一过程通常从考虑目标市场、性能和电源点开始(例如,在手机中,在不过热的情况下消耗多少电量是有硬限制的)。简单地说,速度和管道深度是成反比的。添加流水线级允许更高的时钟频率、成本面积和成本分支误导惩罚。
在微体系结构级别,如果存在需要满足的关键设备频率,则可以进行一些小的权衡,以在不同位置赢回一点时间。
有逻辑深度的经验法则计算,但通常这是一个迭代过程,使用整个设计流程和静态时序分析(使用昂贵、复杂的模拟工具)。
https://stackoverflow.com/questions/41793665
复制相似问题