首页
学习
活动
专区
圈层
工具
发布
首页
学习
活动
专区
圈层
工具
社区首页 >问答首页 >如何在FPGA中对含有浮点的矩阵进行乘法?

如何在FPGA中对含有浮点的矩阵进行乘法?
EN

Stack Overflow用户
提问于 2017-08-10 19:47:18
回答 1查看 522关注 0票数 0

我想问一个关于高密度脂蛋白矩阵乘法的问题。6个月来,我一直在学习FPGA和ASIC的设计,但仍然没有足够的经验使用Verilog/VHDL编写FPGA。我快速地搜索了一下,发现真的很适合我。不管怎么说,你只是假设我是个初学者,到目前为止,我只遵循了使用XilinxSpartan3e-XCS1600E MicroBlaze初学者工具包的简单教程,因为我也有它。

对我来说,最具挑战性的部分是在Verilog中创建矩阵。如果我能够首先创建矩阵并用整数填充它们,那么我就可以用浮点数移动下一步的矩阵。事先,我也想取这些矩阵的逆,对我来说似乎很难。

我的问题是,我应该做什么来乘矩阵?在C语言中,有什么棘手的或更简单的方法来做到这一点吗?(我知道Verilog是一种高密度脂蛋白,我们不能那样想)。此外,如何将浮点数转换为固定或整数类型?这样我才能解决我的问题。我看了看其他的问题,但不太明白。谢谢你的回应和帮助。

附加问题:如果我在MATLAB或Simulink上尝试这些操作,用HDL将其转换成HDL会更容易吗?如果是的话,你能引导我这样做吗?

致以敬意,

列奥纳多

EN

回答 1

Stack Overflow用户

回答已采纳

发布于 2017-08-11 09:36:55

您可以在硬件设计中使用RAM创建矩阵。实际上,一切都可以描述为RAM:)

当然,在Verilog中只能支持整数,但是我们确实有一些方法可以创建和计算浮点数。

  1. 定义浮点语法。假设我们有reg var[7:0],我们可以假设var7:4是整数部分,var3:0是十进制部分。就像8'b0101_1001在DEC中等于5.9。你必须限制3:0到0~9的范围!
  2. IEEE 754http://grouper.ieee.org/groups/754/这个标准已经在很多领域得到了广泛的应用,但是我认为这对你来说会有点困难。

处理矩阵没有什么特别之处,只要遵循你在数学课上所学到的。

我不擅长英语。希望你能理解。

票数 0
EN
页面原文内容由Stack Overflow提供。腾讯云小微IT领域专用引擎提供翻译支持
原文链接:

https://stackoverflow.com/questions/45622347

复制
相关文章

相似问题

领券
问题归档专栏文章快讯文章归档关键词归档开发者手册归档开发者手册 Section 归档