我正在寻找一个像Z-scale或Cortex-M0这样的原始系统来开始一个研究项目。看起来Z-scale已被弃用,不符合最新的RISC-V规范。有没有可能设计一个像Rocket Chip中的Cortex-M0这样的系统,它具有非常原始的元件和很小的占地面积(例如,门计数)?
我已经尝试过Rocket Chip的DefaultSmallConfig
,但是看起来这个配置支持相对复杂的子系统,比如除法运算。为了设计一个类似Z-scale或类似Cortex-M0的内核/系统,我应该考虑哪些参数(例如,无除法、浮点运算等)?
发布于 2018-03-03 06:12:49
火箭芯片不能产生最简单的RISC-V变体。您可能会发现这些备选RISC-V实现中的一种更合适。
PicoRV32是面积优化的,但每条指令需要4个周期:https://github.com/cliffordwolf/picorv32 ORCA是用VHDL语言编写的:https://github.com/VectorBlox/orca uRV足够好用于CERNs LHC:https://www.ohwr.org/projects/urv-core SCR1具有JTAG debug:https://github.com/syntacore/scr1
还有更多的实现。
发布于 2018-03-07 07:19:22
看看VexRiscv (https://github.com/SpinalHDL/VexRiscv),有两个小的SoC演示(Briey/Murax),这个SoC可以通过一个插件系统进行高度定制。
https://stackoverflow.com/questions/45912676
复制相似问题