腾讯云
开发者社区
文档
建议反馈
控制台
首页
学习
活动
专区
工具
TVP
最新优惠活动
文章/答案/技术大牛
搜索
搜索
关闭
发布
登录/注册
首页
学习
活动
专区
工具
TVP
最新优惠活动
返回腾讯云官网
网络交换FPGA
专栏作者
举报
113
文章
289692
阅读量
100
订阅数
订阅专栏
申请加入专栏
全部文章(113)
fpga(54)
硬件开发(23)
编程算法(22)
tcp/ip(20)
单片机(17)
腾讯云测试服务(13)
https(13)
网络安全(11)
缓存(10)
windows(10)
linux(9)
python(6)
ide(6)
打包(5)
存储(5)
arm(4)
神经网络(4)
开源(4)
数据分析(4)
ubuntu(3)
数据结构(3)
负载均衡(2)
机器学习(2)
c 语言(2)
c++(2)
bash(2)
数据库(2)
sql(2)
access(2)
git(2)
api(2)
unix(2)
http(2)
shell(2)
gui(2)
rpc(2)
大数据(2)
sdn(2)
fifo(2)
time(2)
自动驾驶(1)
perl(1)
.net(1)
汇编语言(1)
嵌入式(1)
makefile(1)
github(1)
svn(1)
centos(1)
apache(1)
bash 指令(1)
apt-get(1)
批量计算(1)
访问管理(1)
音视频点播加速(1)
移动应用安全(1)
人工智能(1)
图像处理(1)
express(1)
自动化(1)
无人驾驶(1)
ssh(1)
强化学习(1)
面向对象编程(1)
udp(1)
安全(1)
数据处理(1)
物联网(1)
系统架构(1)
架构设计(1)
processing(1)
云计算(1)
虚拟化(1)
ipv6(1)
功能测试(1)
assign(1)
clock(1)
curve(1)
data(1)
events(1)
gd(1)
ram(1)
测试(1)
工具(1)
架构(1)
交换机(1)
开发(1)
可视化(1)
流量(1)
软件(1)
数据(1)
同步(1)
性能(1)
硬件(1)
搜索文章
搜索
搜索
关闭
一文学会使用全球第四大数字芯片仿真器iverilog!
打包
编程算法
音视频点播加速
linux
windows
Icarus Verilog(以下简称iverilog )号称“全球第四大”数字芯片仿真器,也是一个完全开源的仿真器。由于Synopsys、Cadence、Mentor版权的关系,国外很多高校在数字芯片设计的教学中都采用iverilog。
网络交换FPGA
2020-06-22
1.3K
0
[干货]手把手教你用Zedboard学习Linux移植和驱动开发
打包
ide
arm
ubuntu
linux
部分硬件设计中需要CPU完成对电路寄存器的配置,为了完成Zedboard对FPGA上部分寄存器的配置功能,可以在PS单元(处理器系统)上运行裸机程序(无操作系统支持)完成和PL单元(FPGA部分)的数据交互功能,此时PS单元更像单片机开发;另一种方法是PS单元运行Linux操作系统,通过驱动程序和应用程序完成对硬件寄存器的读写操作,并且Linux有着完整的网络协议栈支持,后续可拓展性更强,可以更好的发挥ZYNQ这种异构架构芯片的性能。主要分为两部分,分别阐述Zedboard中FPGA和处理器互联总线与硬件设计和Zedboard处理器系统上嵌入式Linux的移植与通过驱动和应用程序简单配置FPGA寄存器的实现。上次介绍了没有操作系统下的驱动和应用程序开发,本文介绍带操作系统的驱动和应用程序开发。
网络交换FPGA
2019-10-29
6.8K
2
NCVerilog+SimVision+Vivado仿真环境搭建
http
apt-get
打包
bash
bash 指令
INCISIVE又叫做IES,以前老版本叫做IUS,是Cadence的一款可以用于数字IC设计仿真的套件工具,它就是我们所熟知的NC-Verilog,内置有图形界面的nclaunch,或是直接使用命令行及脚本去run仿真,然后通过输出的.shm波形文件可以在套件中的Simvision波形观察软件中对波形进行观察,它可以实现wave—source code—schematic这三者的相互实时映射,为代码仿真调试提供了极大的便利。且它的仿真效率要远远高于Modelsim、Questasim等Windows系统下常用的仿真软件,因此强烈推荐使用这款仿真软件。
网络交换FPGA
2019-10-29
7.5K
1
摆脱Vivado单独建仿真环境的终极解决方案
fpga
硬件开发
tcp/ip
打包
)中就曾提到,隔行如隔山,做芯片的人永远无法理解只做FPGA样机的人在某些情况下不做仿真就直接上板的做法,非芯片设计出身只做FPGA样机的人也不知道这个世界上还存在更为高效的Verilog或VHDL语言的仿真工具和仿真方法,也不理解为了把一个芯片做到极致,必须严格要求代码规范的做法。为了能够使用上一篇文章中高效的Verdi或者SimVision仿真调试工具,脱离Vivado等仿真工具单独搭建仿真环境的就成为比较急迫的需求了。
网络交换FPGA
2019-10-29
1.7K
0
Vivado设计锁定与增量编译(附工程)
fpga
打包
单片机
该部分引用本公众号上一篇时序约束文章中的内容,在Quartus中采用逻辑锁定的办法来解决FPGA和外部接口的时序问题,也就是输入输出的寄存Rxd/Txd的寄存器到外部器件寄存器的时序问题。
网络交换FPGA
2019-10-29
2.1K
0
没有更多了
社区活动
腾讯技术创作狂欢月
“码”上创作 21 天,分 10000 元奖品池!
立即发文
Python精品学习库
代码在线跑,知识轻松学
立即查看
博客搬家 | 分享价值百万资源包
自行/邀约他人一键搬运博客,速成社区影响力并领取好礼
立即体验
技术创作特训营·精选知识专栏
往期视频·千货材料·成员作品 最新动态
立即查看
领券
问题归档
专栏文章
快讯文章归档
关键词归档
开发者手册归档
开发者手册 Section 归档