前往小程序,Get更优阅读体验!
立即前往
首页
学习
活动
专区
工具
TVP
发布
社区首页 >专栏 >TRICONEX 3625C1 没有利用全程时钟信号的状况

TRICONEX 3625C1 没有利用全程时钟信号的状况

原创
作者头像
用户10530100
发布2023-04-27 10:04:27
1780
发布2023-04-27 10:04:27
举报
文章被收录于专栏:HONEYWELL

TRICONEX 3625C1 没有利用全程时钟信号的状况

前面描述的CPU结构只能在同一时间点执行一个指令,这种类型的CPU被称为低标量

这一类型的CPU有一很大的缺点:效率低。由于只能执行一个指令,此类的进程给与低标量CPU固有的低性能。由于每次仅有一个指令能够被执行,CPU必须等到上个指令完成才能继续执行。如此便造成下标量CPU延宕在需要两个以上的时钟循环才能完成的指令。即便增加第二个执行单元(见下文)也不会大幅提升性能;除了单一沟道的延宕以外,双沟道的延宕及未使用的晶体管数量亦增加了。如此的设计使得不论CPU可使用的资源有多少,都仅能一次运行一个指令并可能达到标量的性能(一个指令需一个时脉循环)。无论如何,大部分的性能均为下标量(一个指令需超过一个时脉循环)。

为了达成标量目标以及更佳的性能,导致使得CPU倾向平行运算的各种设计越来越多。提到CPU的平行,有两个字汇常用来区分这些设计的技术。指令平行处理Instruction Level Parallelism, ILP)以增加CPU执行指令的速率(换句话说,增加on-die执行资源的利用),以及执行绪平行处理Thread Level Parallelism, TLP)目的在增加执行绪(有效的个别程序)使得CPU可以同时执行。每种方法均可由其如何嵌入或相对有效(对CPU的性能)来区分

TRICONEX 3301

TRICONEX 3351

TRICONEX AI3351

TRICONEX 3401

TRICONEX DO3401

TRICONEX 3503E

TRICONEX 3511

TRICONEX 3623T

TRICONEX 3664

TRICONEX 3704E

TRICONEX 3805E

TRICONEX 4200

TRICONEX 4201

TRICONEX 4351B

TRICONEX 4508

TRICONEX 9561-810

TRICONEX 9563-810

TRICONEX 3000510-380

TRICONEX 9662-610

原创声明:本文系作者授权腾讯云开发者社区发表,未经许可,不得转载。

如有侵权,请联系 cloudcommunity@tencent.com 删除。

原创声明:本文系作者授权腾讯云开发者社区发表,未经许可,不得转载。

如有侵权,请联系 cloudcommunity@tencent.com 删除。

评论
登录后参与评论
0 条评论
热度
最新
推荐阅读
领券
问题归档专栏文章快讯文章归档关键词归档开发者手册归档开发者手册 Section 归档