在以下问题中
具有11个多路复用地址引脚和一个数据输入/输出引脚。14个非多路复用地址引脚和4个数据输入/输出引脚决定了DRAM的结构
什么是多路复用地址引脚和非多路复用地址引脚?
发布于 2010-07-01 03:07:38
DRAM上下文中的多路复用地址引脚意味着您可以在同一组引脚上寻址一行或一列。首先,将行地址写入引脚并断言RAS (行地址选择),以告诉DRAM锁存该行的数据。然后将列地址放在引脚上,并断言CAS (列地址选择),以告诉DRAM锁存该列的数据。此时,DRAM将读取或写入in/out引脚上的row:column数据,具体取决于您告诉它如何处理R/W选择引脚。
非多路复用引脚意味着行和列在整个地址中编码。您写入地址,DRAM在该地址读取或写入数据字。
根据这些信息,您可能可以计算出总的地址空间。你的数据宽度是给定的,对吧?
这里有一篇更详细地解释multiplexed DRAM的论文。如果你仍然有问题,你可以在What Every Programmer Should Know About Memory的第2章找到更多信息。
https://stackoverflow.com/questions/3149865
复制相似问题