腾讯云
开发者社区
文档
建议反馈
控制台
登录/注册
首页
学习
活动
专区
工具
TVP
最新优惠活动
文章/答案/技术大牛
搜索
搜索
关闭
发布
精选内容/技术社群/优惠产品,
尽在小程序
立即前往
文章
问答
(9999+)
视频
沙龙
1
回答
计算机体系结构作业-指令操作数
、
、
数字计算机具有每字32
位
的存储单元。指令集由150种不同的操作组成。所有指令都有一个操作代码部分(操作码)、一个寄存器操作数部分(指定10个不同寄存器中的一个)和一个内存操作数地址部分。每条指令存储在
存储器
的一个字中。我对这个问题真的不太确定。
浏览 1
提问于2012-03-12
得票数 1
回答已采纳
2
回答
内存位置和内存
段
之间的差异
、
、
x86架构存储单元大小为8bit,存储
段
大小为16bit。内存位置和内存
段
的区别是什么?
浏览 0
提问于2014-06-09
得票数 1
1
回答
在底层,角色是如何打印到控制台的
、
、
、
、
我正在研究一个简单操作系统的源代码(简单但真实,它实际上可以在x86计算机上运行),我不确定角色被发送到控制台监视器并显示在控制台监视器上的过程。
浏览 1
提问于2015-03-06
得票数 0
2
回答
:运算符在汇编中做什么?
、
、
、
:运算符在汇编中做什么?在像DS:DX这样的代码中可以看到:我没有找到任何关于这个操作符的文档。(即时通信使用NASM)
浏览 1
提问于2011-08-19
得票数 2
回答已采纳
1
回答
分页和分段是如何协同工作的?
、
、
、
进程的
段
表如下(有四个
段
):0 1024 10242 128 256假设页面大小为64字节。假设虚拟地址长度为16
位
。假设物理地址也是16
位
长。假设页i位于帧i+10中(例如,线性逻辑
存储器
的页#11
位
于物理
存储器
的帧#21中)。将以下逻辑地址转换为其物理地址:
浏览 0
提问于2015-04-27
得票数 0
2
回答
MIPS是字节可寻址的
、
、
据我目前所知: 对于32
位
MIP,主
存储器
具有32
位
地址输入总线,
存储器
中的每个插槽保持8
位
,因此每个地址可以引用
存储器
的8
位
(这就是其字节可寻址的原因);由于寄存器大小是32
位
,所以主
存储器
中的“字”从每4个字节开始(因此每个字在
存储器
中是4个连续的槽-4*8= 32)。
浏览 0
提问于2013-08-26
得票数 1
1
回答
使用Verilog码的FPGA
存储器
、
、
先生, 我用verilog代码设计了内存,它有76
位
宽,10
位
长(76列,10行)。我想把这段代码转储到spartan 3 FPGA板中。那么,这个
存储器
将放在FPGA中的哪里呢?通用寄存器或块ROM
存储器
的FPGA?是否有必要为这么大的
存储器
编写代码来启用FPGA的块
存储器
?
浏览 4
提问于2017-03-25
得票数 0
回答已采纳
1
回答
为什么8051的程序计数器是16
位
,堆栈指针是8
位
在8051?
、
为什么堆栈指针只保存8051中的8
位
地址,而程序计数器保存16
位
地址?
浏览 0
提问于2019-08-17
得票数 0
1
回答
微处理器在内存中创建的
段
与操作系统中进程的内存结构之间是否存在联系?
、
、
、
、
在8086微处理器中,由于16
位
寄存器(因为20
位
地址不能存储在16
位
寄存器中),我们将
存储器
分段为每个64K的
段
。这些
段
被分类为代码
段
、数据
段
、堆栈
段
和额外段。这是否意味着每个进程占用的内存相当于4个
段
,在8086的情况下将相当于4*64K?如果这是真的,那么通过更多的数学计算,我们可以说8086微处理器一次只处理4个进程(即一个进程将处于运行状态,其他进程将处于块或就绪状态),因为最多可能有16个
段</e
浏览 2
提问于2020-12-22
得票数 1
6
回答
远指针和近指针有什么区别?
、
谁能告诉我C中far指针和near指针的区别?
浏览 0
提问于2009-11-18
得票数 54
回答已采纳
1
回答
决定虚拟和物理记忆的大小。
、
在虚拟内存地址长度为40
位
,物理
存储器
地址长度为28
位
的情况下,如何找到物理和虚拟
存储器
的大小?
浏览 3
提问于2015-12-02
得票数 0
回答已采纳
1
回答
为什么8086不使用20
位
寄存器?
、
我知道8086有一个20
位
的地址总线和16
位
的寄存器,所以它需要2个寄存器来定位绝对的内存地址。为什么8086不使用20
位
寄存器?
浏览 0
提问于2012-02-22
得票数 1
回答已采纳
1
回答
在汇编程序中计算绝对地址/注册表值(Intel 8086)
、
、
我知道下一条指令的绝对地址是50000 (十六进制),并且我知道IP寄存器中应该有的十六进制值是4000 (十六进制)。我的问题是。为什么它是这样工作的?有什么想法吗?
浏览 1
提问于2010-06-15
得票数 1
回答已采纳
2
回答
IA-32中的
段
选择器
、
、
英特尔指南中的台词是:是否有单独的
段
选择器寄存器?
浏览 5
提问于2012-02-02
得票数 13
回答已采纳
2
回答
仅修改存储单元的LSB
是否有可能写入将在地址B3处的
存储器
单元的最低有效
位
中放置1而不干扰
存储器
单元中的其它
位
的指令序列? 我所指的机器指令是STOP、ADD、SWITCH、STOP、LOAD、ROTATE等。
浏览 0
提问于2011-02-21
得票数 1
2
回答
缓存映射技术
、
、
如果我们引用每个字节,那么2^12*2^4 = 2^16 16
位
内存地址将需要引用每个字节。例如,直接映射1块主
存储器
只能在高速缓存中的一个特定
存储器
位置。当CPU使用RAM的16
位
内存位置请求某些数据时,它首先检查缓存。它怎么知道这个特定的16
位
内存地址只能在几个地方? 我的想法是,在每个RA
浏览 3
提问于2018-12-05
得票数 3
3
回答
段
:偏移量编址方案是如何工作的?
、
、
、
我读到在Intel8086CPU的时代,最大的寄存器是16
位
的,每个人都在寻找一种方法来访问超过65536字节的线性内存,但是他们没有扩展CPU寄存器,而是发明了
段
:偏移寻址方案,据我所知,您能够将两个16
位
寄存器“分组”到一个32
位
的内存地址中。
浏览 1
提问于2012-01-02
得票数 3
回答已采纳
1
回答
VHDL中的内存映射指令/数据
存储器
。
、
您的指令
存储器
应该使用“altsyncram”组件、32
位
输出总线、8
位
地址总线、256字容量实现,并映射到从地址0x00400000开始的内存块。您的数据
存储器
应该使用“altsyncram”组件实现,32
位
输入/输出总线,8
位
地址总线,256字容量,并映射到从地址0x10000000开始的内存块。您的数据
存储器
还应具有ram启用、写入启用和字节启用信号。 然而,我不确定如何在VHDL中实现这一点。
浏览 3
提问于2014-10-23
得票数 0
1
回答
PowerPC MPC8245 JTAG
、
、
MEMGO
位
不会作为写入MCCR1的数据的一部分进行设置。 这是一个限制吗?还是我做错了什么?
浏览 0
提问于2012-06-22
得票数 0
回答已采纳
点击加载更多
扫码
添加站长 进交流群
领取专属
10元无门槛券
手把手带您无忧上云
相关
资讯
C语言位域(位段)详解
技术人员成长10段位
Flash存储器和ROM存储器区别
半导体存储器
“会思考的”存储器:三星推出高带宽存储器-PIM
热门
标签
更多标签
云服务器
ICP备案
对象存储
腾讯会议
云直播
活动推荐
运营活动
广告
关闭
领券