腾讯云
开发者社区
文档
建议反馈
控制台
登录/注册
首页
学习
活动
专区
工具
TVP
最新优惠活动
文章/答案/技术大牛
搜索
搜索
关闭
发布
精选内容/技术社群/优惠产品,
尽在小程序
立即前往
文章
问答
(9999+)
视频
沙龙
1
回答
labview中
FPGA
的编译
、
、
、
、
我对
FPGA
编译有问题。我用的是单板里约9602。我安装了: 我在NI MAX中
配置
了一切看起来都很好,但是当我试图用本地编译
服务器
编译
F
浏览 2
提问于2017-03-19
得票数 0
1
回答
FPGA
与PC以太网连接
、
、
、
、
我想把
fpga
板的以太网直接连接到PC的以太网上,并在两个方向上进行数据传输。我对如何设置这个感到困惑。 与其直接连接,不如将
FPGA
板和PC板放在同一个局域网上。同样,我可以使用原始帧,还是应该使用TCP/IP或UDP?如果我选择TCP/I
浏览 2
提问于2017-12-29
得票数 0
回答已采纳
1
回答
我怎么知道亚特兰斯巴达-6的
fpga
_0_RS232_RX_pin?
、
我想
配置
RS232的ATLYS斯巴达6 XC6SLX45,我想
配置
引脚
fpga
__RS232_RX_pin板上,但我不知道如何
配置
合适的引脚为it.How,我可以这样做吗?system.ucf:Net
fpga
_0_RS232_RX_pin LOC=;Net
fpga
_0_clk_1_sys_clk_pin LOC = "L15" | IOSTAN
浏览 3
提问于2015-04-23
得票数 0
回答已采纳
4
回答
FPGA
是如何“更新”的
我的印象似乎是,
FPGA
可以在芯片运行时进行更新;我需要知道这是否正确。 根据我所读到的内容,您可以按需更改
FPGA
网表,就像您可以更改在处理器上运行的程序一样。是的,我知道
FPGA
不是处理器。
浏览 3
提问于2010-12-08
得票数 3
回答已采纳
1
回答
OpenVINO工具包是如何对
FPGA
进行编程的?
、
、
、
、
我只是个
FPGA
和硬件编程的初学者。我只用quartus和DE10标准的现场可编程门阵列构建了NIOS,并尝试了一些东西(我再也无法访问了)。因此,我所知道的就是创建一个位流或网表来对
FPGA
进行编程,这可以在设计完成后通过quartus的编程器功能来完成。我这里的问题是,当代码是用python编写的,并且可能使用几个库时,OpenVINO如何设法对
FPGA
进行编程。我已经订购了OpenVINO入门平台..但我需要知道这是怎么回事。
浏览 44
提问于2020-04-26
得票数 0
1
回答
如何检查
FPGA
设备是否连接到
服务器
?
、
、
、
出于某种原因,我只能远程控制包含
FPGA
的
服务器
(Intel Arria 10 GX
FPGA
)。但是当我使用Intel OpenCL中的命令来查找驱动程序时,我无法找到可以使用的
FPGA
设备。命令如下:aocl diagnose输出结果: 后来,我使用hardinfo检查
FPGA
是否包括在内,但不幸的是,没有有用的信息。唯一与
FPGA
相关的是,我在我的
服务器
下找到了两个关于
fpga
的文件(Ubuntu16.04)。由于我是第一次使用
FPGA<
浏览 14
提问于2021-12-07
得票数 1
回答已采纳
1
回答
如何将此代码作为Nios硬件运行?
、
、
、
、
我有一个Nios 2项目,应该能够作为硬件运行在我的
FPGA
上,但如何?它可以用Quartus II程序员中的一个系统加载
FPGA
:更新 可以在DE2板上运行操作系统,但是程序会执行得很快。
浏览 4
提问于2013-08-01
得票数 2
回答已采纳
2
回答
如何在
FPGA
中永久存储数据和程序?
、
、
、
、
据我所知,一旦
FPGA
断电,你必须对其重新编程。但我正在尝试使用verilog实现一个基于
FPGA
的安全系统。在这种情况下,我希望系统的密码是永久存储的,即即使断电,密码也不应该被擦除。
浏览 8
提问于2016-03-19
得票数 3
1
回答
建立TCP连接前所需的最小握手量
我有一台Windows PC,它在端口9000上运行TCP
服务器
。我也有一个
FPGA
,它是直接连接到PC通过一个10G端口。
FPGA
可以发送以太网帧来建立和维护与
服务器
的TCP连接,就是这样。也就是说,
FPGA
可以发送初始SYN,响应SYN-ACK等。 但是,我怀疑
服务器
需要握手才能确认初始的
FPGA
SYN。在
FPGA
能够与TCP
服务器
建立TCP连接之前,所需的最小握手量是多少?
浏览 0
提问于2013-05-16
得票数 0
回答已采纳
1
回答
如何告诉linux重新训练和扫描PCIe总线?
、
、
这个板有一个PCIe总线,那个连接到一个
FPGA
。当我们打开电路板时,
FPGA
还没有
配置
,所以它的作用就好像它不在PCIe总线上一样。一旦Linux被完全引导,我们就
配置
FPGA
,然后它才开始充当PCIe端点(设备)。 此时,当我运行lspci ->时,它什么也不返回。但是,如果我重新启动linux而不重新启动
FPGA
,它就开始在lspci列表中可见。重新启动linux对我们来说不是一种选择。不知何故,我需要告诉linux,不管它在启动时做什么,请在运行时再做一次。
浏览 65
提问于2022-03-23
得票数 2
3
回答
如何实现真正的PCIe总线重扫描
、
、
、
我有一个
FPGA
(就像大多数问这个问题的人一样),它是在我的Linux内核完成初始PCIe总线扫描和枚举之后
配置
的。您可以猜到,
FPGA
实现了一个PCIe端点。我还希望能够将
FPGA
负载交换到不同的
配置
中。我的意思是我想: 以下是其他地方提出的解决办法echo
浏览 23
提问于2015-09-01
得票数 28
2
回答
如何用微控制器编写点阵iCE40超级程序
、
、
、
我试图用iCE40单片机编写一个stm32F4超级
FPGA
程序,并试图弄清楚如何将
配置
文件加载到微控制器上,以便通过SPI将
配置
文件发送给
FPGA
进行编程。
配置
文件是一个.bin文件或.hex文件,我不知道如何将其中一个文件加载到stm32并将其发送到stm32。所有其他的时间来源于
FPGA
的编程行会。(
FPGA
_SS_GPIO_Port,
FPGA
_SS_Pin, GPIO_PIN_RESET); HAL_G
浏览 4
提问于2019-09-10
得票数 1
回答已采纳
2
回答
在用
FPGA
吗?
、
在
FPGA
运行的时候,我会重新
配置
它吗?如果是,请提供项目/论文链接。如果没有,阻止这种情况发生的技术瓶颈是什么? 谢谢!
浏览 1
提问于2010-05-29
得票数 3
回答已采纳
1
回答
在没有供应商特定IDE的情况下生成比特流
、
、
、
我试图实现的是将非常简单的vhdl合成到bitstream中,并在proto板上进行测试。我是在我的搜索foo技能中偶然发现的,但在我拼命尝试每个选项之前,我想问问你们,除非有人报告其中一些选项成功了。
浏览 3
提问于2018-07-18
得票数 2
1
回答
Sasebo GII virtex5现场可编程门阵列
配置
、
、
、
、
我正在使用的Sasebo GII板上有两个FPGAs : Xilinx Spartan和Xilinx Virtex5 (并且板上有几个单独的JTAG接口用于
配置
fpgas)。我在Linux下使用ISE 14.4,在
配置
Virtex 5
FPGA
时遇到了一些问题。(斯巴达人没有问题)。 我使用"Impact“将
配置
文件发送到
FPGA
。刚开始Impact扫描电路板,发现Spartan
FPGA
没有问题,我可以对其进行
配置
,但当我将电缆插入另一个接口并按下scan
浏览 5
提问于2013-03-29
得票数 0
回答已采纳
1
回答
GCC:为实际符号指定目标地址
、
、
、
知道类似的问题已经被问了几次,让我来解释一下我正在尝试做什么以及为什么:我有一个嵌入式系统,它由一个ARM Cortex-M4微控制器和一个
FPGA
组成。
FPGA
可以通过板载闪存进行
配置
,甚至不需要微控制器。但有时,微控制器能够重新
配置
FPGA
会很好,这样它就可以访问所需的编程信号。需要发送到
FPGA
的位流大约是150kBytes,但是改变的频率比MCU固件少得多。但如果我只是以某种方式包含它,那么显然不是这样的 static const uint8_t
fpga
_bi
浏览 2
提问于2015-04-17
得票数 1
1
回答
FPGA
的
配置
数量限制?
、
、
我对
FPGA
的技术很感兴趣。我想买一个来测试一些算法的硬件实现/加速,但我认为我可以重新
配置
一个电路板或单个矩阵单元的次数肯定有硬件限制。有这样的限制吗?
浏览 3
提问于2011-06-15
得票数 3
回答已采纳
1
回答
部分
FPGA
重构与性能
、
第一个对于这种可能性,我很好奇,有几个暗示。举个例子2,它可以让我们为多个并发的“客户端”提供
FPGA
服务(就像GPU能够为多个不同的程序提供素材一样),或者为定义良好但处理高度异步的多个处理阶段(例如:复杂的Haskell程序)提供非常精细的调整电路第二位 我不想问的是,
FPG
浏览 2
提问于2013-06-21
得票数 5
回答已采纳
1
回答
FPGA
编程后会自动复位吗?
、
、
、
我正在做
FPGA
项目,现在只有一个问题。 当更新
FPGA
板上的位流时,会自动复位
FPGA
内部的所有触发器吗?使用Vivado设计
FPGA
时,有一个重置外部端口,用户必须切换该端口才能重置
FPGA
。如果一个初始的
FPGA
编程过程自动复位所有触发器,为什么我们还需要一个外部复位端口?
浏览 48
提问于2018-08-13
得票数 1
1
回答
Intel Xeon Phi能否直接从其他PCI设备获取数据?
、
Intel Xeon Phi能否
配置
为直接从
FPGA
板接收数据、处理数据并将结果发送到主机内存?我有很大的输入数据流,不想有冗余的传输(
FPGA
board ->Host Memory->MIC->Host Memory)。我想要更优雅的方案(
FPGA
板-> MIC->Host Memory),可以吗?
浏览 1
提问于2015-02-05
得票数 1
点击加载更多
扫码
添加站长 进交流群
领取专属
10元无门槛券
手把手带您无忧上云
相关
资讯
FPGA配置及68013的数据接口
FPGA云服务器
服务器配置优化
Lattice FPGA的集成化开发环境Diamond的安装配置
Ansible 服务器主机配置
热门
标签
更多标签
云服务器
ICP备案
对象存储
腾讯会议
实时音视频
活动推荐
运营活动
广告
关闭
领券