腾讯云
开发者社区
文档
建议反馈
控制台
首页
学习
活动
专区
工具
TVP
最新优惠活动
文章/答案/技术大牛
搜索
搜索
关闭
发布
登录/注册
精选内容/技术社群/优惠产品,
尽在小程序
立即前往
文章
问答
(9999+)
视频
沙龙
1
回答
为什么Random.setSeed xor的Java实现使用0x5DEECE66DL作为参数?
java
、
random
代码
xors在将
乘法器
缩小为mod 2^48之前,先用该
乘法器
种子。为什么不直接减少已通过的种子模2^48?
C
等效的seed48不执行xor。
浏览 2
提问于2013-01-10
得票数 6
1
回答
汉语
具体
是什么
语言
,
语言
代码
“zh”?
ios
、
localization
、
nslocalizedstring
、
chinese-locale
、
localizable.strings
Xcode
语言
环境zh用于什么?zh是简体还是繁体中文?
浏览 5
提问于2017-10-02
得票数 6
回答已采纳
1
回答
长int高位和低位指针
c
、
pointers
、
long-integer
、
allocation
我试图在
C
中实现改进的顺序乘法算法,其中乘积寄存器的大小是
乘法器
和
乘法器
大小的两倍。在
C
语言
中,int为4个字节,长int为8个字节。我想独立地访问32位。
浏览 5
提问于2016-12-05
得票数 1
回答已采纳
2
回答
自定义按位与本机CPU操作的性能
c++
、
binary
、
bit-manipulation
、
cpu
、
computer-science
我一直试图在
C
++中为RSA实现创建自己的大整数类(仅用于实践目的)。我认为这样的事情在性能上得到很好的实现的唯一方法是使用
C
++的内建位运算(&小于^),这意味着为加法实现自定义的满加法,为乘法实现二进制
乘法器
,等等。我感兴趣的事情可以表述如下:使用按位
C
++操作的数字算法(如满加法器、
乘法器
)的硬件电路自定义仿真器在性能方面会慢些吗?它能用任何编程
语言
这么快地实现吗,或者你永远无法使任何操作比CPU内部指令集中的操作更快? 请注意,我对RSA实现的答案并不感兴趣,而只对本地算
浏览 9
提问于2021-08-30
得票数 0
回答已采纳
1
回答
向uber sandbox api发出请求,不更改任何内容
node.js
、
uber-api
具体
来说,我从这里使用节点-uber库: uber.products.setSurgeMultiplierByID('90475b1e-382e-437f-a50f-d9ac28
c
150
c
8
浏览 2
提问于2016-05-25
得票数 2
回答已采纳
1
回答
为什么
C
中的rand()函数不是密码伪随机生成器?
pseudo-random-generator
例如,可能的rand()实现之一:{ int result; next += 12345; next *= 1103515245; result <<= 10; result ^= (unsigned int) (next / 65
浏览 0
提问于2018-03-19
得票数 2
2
回答
Verilog中的二维数组乘法
arrays
、
verilog
我正在尝试将我的k最近邻
代码
(在MATLAB中)移植到Verilog,这样我就可以在我的设计中使用它,并最终将其放在FPGA板上。现在,MATLAB中的
代码
及其操作相当简单,因为生成空矩阵和单位矩阵,或者乘以2D矩阵之类的事情都可以由预先构建的函数方便地处理。
浏览 6
提问于2013-10-04
得票数 1
3
回答
32/16位除法处理器上的64/32位除法
algorithm
、
optimization
、
division
类似于我已经使用16x16
乘法器
和加法器来计算32x32乘法吗?我使用的是
C
语言
,但我可以使用任何关于如何实现它的一般解释……我希望目标是<200个周期(如果可能的话)。
浏览 1
提问于2011-01-23
得票数 22
回答已采纳
1
回答
将参数传递给减速器函数
javascript
、
reduce
val) => acc += multiply(val, 4); 在这个
代码
块中,我对数组运行
乘法器
,将每个值乘以4。这段
代码
工作正常,运行良好,但我想让它能够传递任何值,而不是硬编码的4。multiply(val, multiple);为了能够传递一个乘数,但是"acc,val“参数使我很困惑,因为我没有
浏览 2
提问于2021-02-15
得票数 3
回答已采纳
1
回答
使用元组时的非法实例declaraion
haskell
、
typeclass
-> v -> v (a, b) `vplus` (
c
,d) = (a +
c
, b + d) (a, b) `vmult` m = (a * m, b * m)
浏览 0
提问于2015-12-22
得票数 3
回答已采纳
1
回答
VHDL IEEE标准库与组件
vhdl
、
hdl
例如,我需要添加两个信号(
C
=A+B),并发现Xilinx有一个工具可以生成一个组件来完成这项工作。但这也可以用标准的VHDL实现:
C
<= A+B 如果我使用标准的VHDL,
代码
应该是可移植的,但这是否具有较低的吞吐量?
浏览 2
提问于2012-06-27
得票数 0
回答已采纳
2
回答
Verilog中的综合错误
verilog
我已经写了整个
代码
,直到模拟它没有显示错误,但当我试图合成
代码
时,它给出了一个错误,声明“";”期望而不是“”。“genvar s; begin
浏览 1
提问于2011-08-04
得票数 1
2
回答
开始进行FPGA开发
c++
、
c
、
fpga
我的问题是: 在更进一步之前,还有什么我应该知道的吗?
浏览 4
提问于2011-10-23
得票数 1
回答已采纳
2
回答
综合全局实例计数
vhdl
、
verilog
、
hdl
、
synthesis
假设我在一个设备上有10个
乘法器
,并且我有一些操作(就像一个复杂的
乘法器
),我想在许多位置实例化(不只是在一个生成循环中,而是在整个设计中)。假设我有一个实现使用这个函数的专用
乘法器
,但我也有一个使用这个结构的复杂
乘法器
。我希望我的复杂乘数在进入到织物实现之前耗尽专用
乘法器
。在将
代码
移植到新的FPGA时,这当然会有所帮助。 我寻找这样的东西已经有一段时间了,但我怀疑它并不存在。我意识到,只要简单地以正确的方式设计我的系统架构,我就可以做一些非常接近我想要的事情。我还认为这是一种帮助我在资
浏览 7
提问于2017-02-01
得票数 3
回答已采纳
1
回答
总是块而不是分配,在FPGA中进行模拟。
verilog
、
fpga
有时,我仍然对使用Verilog作为典型的
C
类编程
语言
感到困惑,我试图理解两个不同的
代码
之间是否会有差异:begin 4'b1111 : s= 7'b1111010 ; 和 使用上面的
代码
逻辑进行赋值上面的
代码
会产生锁存器吗?在这种情况下,它会产生一个锁存器吗?使
浏览 4
提问于2016-02-09
得票数 0
回答已采纳
1
回答
用python在字符串值中聚合子字符串的最佳实践是什么?
python
、
string
、
count
、
sequence
、
aggregation
我有一个非常
具体
的问题要解决。我有一个包含字符串(路径)和相关指标的DataFrame。为了提高结果的可读性,我希望在条件下聚合字符串中的路径(计数)。一旦一个子字符串出现的频率超过一个又一个,此时应该在子字符串中添加一个
乘法器
或类似的东西。示例输入:期望产出:正如您所看到的,子字符串"SEO“不应该被聚合
浏览 2
提问于2020-09-23
得票数 0
回答已采纳
1
回答
GLSL中频速度与乘积因子
android
、
ios
、
windows
、
opengl
、
glsl
我知道这是一个普遍的问题,但答案是肯定的“取决于”,所以我提出了一个
具体
的问题,希望得到一个
具体
的答案。 我知道如果是在GLSL上的坏处,它们可能真的很昂贵,甚至在一些硬件中执行所有的
代码
。因此,我有一个从一个例子(双抛物面阴影映射)中得到的片段着色器,它使用if's来确定使用哪个映射并计算深度,但是我知道用一个
乘法器
来替换那些if's非常容易,问题是碎片着色器内部有纹理采样,使用if或者使用
乘法器
过滤未使用的数据
浏览 5
提问于2015-08-31
得票数 3
回答已采纳
2
回答
动态编程
语言
优点的
具体
(
代码
)示例
language-agnostic
、
programming-languages
、
type-systems
、
dynamic-typing
我目前正在进行一个受控实验的设计,我希望通过这个实验来衡量动态类型编程
语言
相对于静态类型编程
语言
的优势。所有这些讨论都提到了一些好的观点,但几乎所有的都缺少一些
具体
的
代码
(!)-examples来证明他们的观点。所以我的问题是:你们谁能给我一些例子
代码
,直接揭示动态类型
语言
的一些好处,或者展示静态类型系统更多是一个障碍而不是一个有用的工具的情况? 提前谢谢。
浏览 12
提问于2014-01-29
得票数 2
7
回答
可以从
C
#调用
C
++
代码
吗?
c#
、
.net
、
c++
、
unmanaged
、
managed
是否可以从.NET
语言
(如
C
# )中调用
C
++
代码
(可能编译为
代码
库文件(.dll) )?
具体
地说,就是RakNet网络库等
C
++
代码
。
浏览 1
提问于2009-06-01
得票数 94
回答已采纳
2
回答
如何在verilog
代码
中最小化路由时间
verilog
、
hdl
我编写了verilog
代码
,当我合成它时,定时结果给出了一个高延迟和低频率.我发现最大延迟来自于一个模块的路由时间。
浏览 5
提问于2017-03-11
得票数 0
点击加载更多
扫码
添加站长 进交流群
领取专属
10元无门槛券
手把手带您无忧上云
相关
资讯
C语言/C加加编程学习代码训练
养良好C语言编程风格,编优质C语言代码,这才是C语言的开始
常用C语言代码小片段
C+中如何调用C语言的代码
【C语言教程】双向链表学习总结和C语言代码实现!值得学习
热门
标签
更多标签
云服务器
即时通信 IM
ICP备案
对象存储
实时音视频
活动推荐
运营活动
广告
关闭
领券