腾讯云
开发者社区
文档
建议反馈
控制台
登录/注册
首页
学习
活动
专区
圈层
工具
文章/答案/技术大牛
搜索
搜索
关闭
发布
精选内容/技术社群/优惠产品,
尽在小程序
立即前往
文章
问答
(9999+)
视频
沙龙
1
回答
如何将两个图像加载到zynq zedboard上
、
、
、
、
我试图用zynq7000在
fpga
上缝两幅图像。我找不到任何关于如何将两幅图像转储到板上的材料,然后得到输出,将图像并排放一边。任何线索都是非常感谢的。
浏览 1
提问于2018-04-02
得票数 0
回答已采纳
2
回答
为气旋V SoC (
Linux
)创建一个简单的音频驱动程序
、
、
我正在设计一个使用 (ARM A9,运行
Linux
与
FPGA
耦合的
Linux
)板的软件。
Linux
操作
系统
运行良好,支持车载外设(以太网、SD卡等)。而且我可以通过userspace程序访问
FPGA
,目前使用的是mmap()。我想做的是把发射机连接到操作
系统</
浏览 18
提问于2016-01-03
得票数 1
回答已采纳
1
回答
如何在葡萄中添加蟒蛇
、
、
我已经在vivado中实现了一个Zynq ZCU102板,我想在VITIS中使用最终的".XSA“文件,但是在创建了一个新的平台之后,它的语言是C和C++,而文档中则告诉vitis支持python。我的问题是如何将python添加到我的vitis平台中?谢谢
浏览 4
提问于2020-02-16
得票数 3
回答已采纳
2
回答
FPGA
器件上的编程
、
、
我正在尝试学习一些关于
FPGA
卡的知识,而且我对这个主题非常陌生。我更多的是一个软件开发人员,没有真正的经验编程
FPGA
设备。首先,我是否必须将我的代码转换成VHDL,还是可以使用C?另外,如何在
FPGA
卡上安装操作
系统
,以及是否有设备已经安装了操作
系统
? 对于新手的问题很抱歉,任何帮助都将不胜感激!
浏览 1
提问于2014-03-20
得票数 2
回答已采纳
3
回答
如何实现真正的PCIe总线重扫描
、
、
、
我有一个
FPGA
(就像大多数问这个问题的人一样),它是在我的
Linux
内核完成初始PCIe总线扫描和枚举之后配置的。您可以猜到,
FPGA
实现了一个PCIe端点。我还希望能够将
FPGA
负载交换到不同的配置中。我的意思是我想: 以下是其他地方提出的解决办法echo 1 > &
浏览 23
提问于2015-09-01
得票数 28
1
回答
如何将此代码作为Nios硬件运行?
、
、
、
、
我有一个Nios 2项目,应该能够作为硬件运行在我的
FPGA
上,但如何?它可以用Quartus II程序员中的一个
系统
加载
FPGA
:更新 可以在DE2板上运行操作
系统
,但是程序会执行得很快。
浏览 4
提问于2013-08-01
得票数 2
回答已采纳
1
回答
禁用特定文件上的缓存/缓冲区(
Linux
)
、
、
、
、
我目前正在Yocto构建中工作,并试图与
FPGA
上的一个硬件块进行接口。这个块模拟SD卡,上面有一个FAT16文件
系统
;包含一个文件(cam.raw)。该文件表示
FPGA
和
linux
系统
之间的共享内存空间。因此,我希望能够将数据从
linux
系统
写入到这个内存中,并返回
FPGA
可能做的任何更改(目前,
FPGA
只是从内存空间中获取一部分数据,并将6添加到32位字的LSB中,就像我编写的0x40302010,如果我读回数据应该会得到m[i]
浏览 15
提问于2015-04-28
得票数 5
回答已采纳
1
回答
如何在
FPGA
中使用两个外部复位:
系统
复位和MicroController复位(GPIO引脚)?
、
先前开发电路板硬件和代码的人员对micro和
FPGA
使用相同的外部有效低电平
系统
复位。问题是,外部低电平
系统
复位在通电后立即对
FPGA
没有影响,因为在加载配置存储器之前,外部低电平
系统
复位已经变为高电平。一个微控制器连接到
FPGA
,并且有一些备用的微控制器GPIO可以与有效低
系统
复位
结合
使用,但我确信如何正确地
结合
它们。在现场可编程门阵列代码中,外部有效低电平
系统
复位称为SYSTEM_RESET_AL。这个重置由<e
浏览 28
提问于2020-04-22
得票数 0
1
回答
configfs不挂载设备树/覆盖
、
、
我的工作是一个旋风V SOC
FPGA
从Altera与双Cortex-A9处理器。嵌入式
系统
(
Linux
4.15.7)是用Buildroot-2018.02创建的。used用于加载
系统
的i-e
FPGA
.rbf文件、设备树blob和zImage,一切正常。 现在我要将RBF文件集成到我的
Linux
中,并从
linux
中编程
FPGA
。因此,我更改了设备树以集成覆盖、禁用
FPGA
加载的u引导脚本以及
linux
"
浏览 3
提问于2018-06-15
得票数 5
2
回答
自定义以太网驱动问题
、
、
我已经在下面提到的设置-
Linux
桌面PC
系统
。这是一个连接自定义的
FPGA
开发board.In,这个
FPGA
有一个以太网网卡IP的实现和执行。该板采用USB接口-USB线和串口连接到
FPGA
开发板上.从本质上说,这整个设置测试的是基于
FPGA
的网卡和相关的以太网驱动程序。有许多应用程序运行在主机
linux
上,并将数据发送给基于
FPGA
的以太网n/w卡,后者接受它,进行必要的处理,并发送到
FPGA
上实现的物理层,然后通过以
浏览 7
提问于2009-12-17
得票数 1
回答已采纳
2
回答
从zynqmp上传
fpga
代码到外设
、
、
、
、
我们有一个复杂的嵌入式
系统
,带有zynqmp处理器,运行Xilinx的
Linux
和其他几个外围设备。外围设备有
fpga
,只要
fpga
代码有变化,我们就会在现场对外围设备进行编程。
fpga
文件采用svf、xsvf或某种其他格式。我正在寻找能够解析这些文件并更新外围设备的c/c++代码。谢谢,
浏览 0
提问于2019-01-06
得票数 0
1
回答
汽车速度计的最佳选择是什么?
、
、
、
所有这些免费的解决方案都是基于CPU和操作
系统
。当然,他们也需要一些时间来启动。但是,我想知道真正的
系统
是如何立即启动的?他们是在设计中使用
FPGA
,还是使用特殊的嵌入式
Linux
?CPU或
FPGA
谢谢
浏览 0
提问于2019-07-08
得票数 1
1
回答
ISR内的PCIe读写
、
、
、
、
我正在修改一个
linux
PCIe驱动程序,以便与altera
FPGA
PCIe核心一起使用。在我的驱动程序代码中,我做了pci_set_master(dev)来使PCIe读写工作。我需要将使能位写入
FPGA
DMA以启动传输。通过对使能位寄存器执行pcie写入(barx、offset、data),它可以完美地工作。问题是,当I/O中断发生时,我需要我的
系统
启动PCIe
FPGA
DMA,但当中断发生时,我在pcie内部放入pcie写(barx,偏移,数据),这会导致整个
linux</
浏览 8
提问于2013-06-04
得票数 0
回答已采纳
2
回答
具有硬件处理器和所需工具的
FPGA
、
、
、
我正在开始一个项目,并想利用一个具有硬处理器的
FPGA
。 我正在寻找zynq-7000和旋风V SoC,尽管我对建议持开放态度。我的背景主要是微控制器的C/C++/asm开发,没有
FPGA
的经验。此外,我找到的许多将开源工具用于zynq-7000和cyclone V的示例似乎都假定嵌入式
linux
已经在目标
系统
上运行,而这对于我想要做的事情来说并不是必需的。相反,我想运行Freertos。我看得越多,似乎就越觉得在
FPGA
端我只能使用他们的工具,虽然我已经找到了一些像xc3sprog
浏览 5
提问于2020-04-25
得票数 0
1
回答
在
Linux
中检测从PCIe端点到主机内存的事务
、
、
、
我正在构建一个
FPGA
设计,其中一些设备(中央处理器,通用异步收发器,通用输入输出控制器)连接到AXI4总线。子
系统
通过PCIe与
Linux
驱动程序驻留在
FPGA
接口上。该驱动程序创建设备文件以提供到在主机上运行的计算机
系统
模拟器的接口,即所谓的虚拟平台(VP)。部分
系统
组件将在VP中模拟,而其余组件将在
FPGA
上实现。VP的
系统
总线通过上述驱动器和桥接器透明地连接到
FPGA
上的AXI4总线。在主机上发起的事务已经实现并正常工作。我想
浏览 13
提问于2018-06-08
得票数 2
3
回答
Linux
上PCIe重新扫描后未分配的BAR区域
、
、
、
在
Linux
系统
上,我有一个连接到PCIe的
FPGA
卡。我可以对
FPGA
重新编程,然后echo 1 > /sys/bus/pci/rescan,我的卡就会出现在lspci中。disabled] [size=32M]我已经在
Linux
我的怀疑是条区域太大,因此
Linux
无法在地
浏览 17
提问于2014-06-23
得票数 2
1
回答
Linux
shell中的真实并行性
、
、
我试图在
Linux
上具有真正的并行性,但我无法实现它。当我执行"./allones & .然而,当我在多核
FPGA
上执行我自己的程序时(没有操作
系统
),(如果我在不同的核上分发程序),我会得到“011000101000011010.”之类的东西。如何在
Linux
上运行它以获得类似于我在多核
FPGA
上获得的结果?
浏览 3
提问于2016-06-29
得票数 1
回答已采纳
1
回答
NIOS II
系统
+ PWM逻辑
、
我是一个非常新的设计
系统
,使用
FPGA
,VHDL和NIOS II,这是我在这个论坛的第一篇文章。首先,我想到了PIO,但这些似乎被用来将
FPGA
与外部设备
结合
起来。
浏览 1
提问于2015-03-20
得票数 1
1
回答
如何将
Linux
系统
移植到新的硬件架构?
我的意思是,我已经开发了一个新的但简单的基于
FPGA
的RISC CPU,并构建了一个计算机硬件
系统
。 现在,我需要将
Linux
移植到硬件
系统
。我对这个过程没有清晰的概念。先做什么,然后做什么?
浏览 4
提问于2012-05-20
得票数 0
回答已采纳
2
回答
在python中"/dev/mem“上尝试os.open时拒绝的权限
、
、
、
我正在使用altera旋风5
fpga
-soc进行一个嵌入式
系统
项目.在真正的处理器(ARM)上,我将使用
Linux
,
FPGA
通信脚本将在Python 2中实现。我需要一个内存地图,以发送和接收数据从
FPGA
通过/dev/mem。为了开发脚本,我在虚拟机上使用了一个Lubuntu
系统
。
浏览 3
提问于2017-07-20
得票数 2
点击加载更多
扫码
添加站长 进交流群
领取专属
10元无门槛券
手把手带您无忧上云
热门
标签
更多标签
云服务器
ICP备案
云直播
对象存储
腾讯会议
活动推荐
运营活动
广告
关闭
领券