腾讯云
开发者社区
文档
建议反馈
控制台
登录/注册
首页
学习
活动
专区
工具
TVP
最新优惠活动
文章/答案/技术大牛
搜索
搜索
关闭
发布
精选内容/技术社群/优惠产品,
尽在小程序
立即前往
文章
问答
(9999+)
视频
沙龙
1
回答
运行perf以完成100%的测试缓存丢失。
、
、
、
、
操作系统: Ubuntu 15.04perf stat -B -e
cache
-references,
cache
-misses,cycles,instructions,branches,faults,migrations sleep 5结果:缓存丢失100%per
浏览 4
提问于2015-10-01
得票数 2
2
回答
如何在Ubuntu18.04上安装交叉编译器?
、
Little EndianOn-line
CPU
(s) list: 0-3Core(s) per socket9
CPU
max MHz: 3500,0000BogoMIPS: 6000.00L1d
浏览 0
提问于2019-04-02
得票数 11
回答已采纳
4
回答
如何获取
Linux
中
CPU
缓存的大小
、
、
、
、
shared buffers cached我想得到
CPU
浏览 19
提问于2015-05-13
得票数 11
1
回答
如何在没有根访问的情况下获取所有
CPU
缓存信息
、
、
、
我试图找出
Linux
服务器的所有级别的缓存映射方案,包括相关性,但是我没有根访问权限。我只想使用dmidecode来实现这一点,但是您需要根访问。有没有另一种不带根的获取相同信息的方法?
浏览 0
提问于2015-03-06
得票数 3
回答已采纳
1
回答
U引导会在单核上运行吗?
、
、
、
我的工作是TI Jacinto6(ARM CortexA15)基于板。我理解U引导源。根据start.S文件,执行以下程序集指令以禁用L1 I/D缓存和TLB。这个指令来自start.s t.s() mcr p15, 0, r0, c8, c7, 0 @ invalidate TLBs mcr p15, 0, r0, c7, c5, 6 @ invalidate
浏览 2
提问于2015-10-01
得票数 3
回答已采纳
1
回答
缓存"ways_of_associativity“
、
在
linux
系统上,/sys/device/ system /
cpu
/
cpu
0/
cpu
/
cpu
0/
cache
/index0/目录中的"ways_of_associativity“是什么意思?
浏览 0
提问于2010-10-15
得票数 0
2
回答
cpuid命令显示的信息有问题
、
、
、
、
linux
下使用cpuid command显示的llc缓存信息如下: ---
cache
3 ---
cache
type = unified它在/sys/devices/system/
cpu
/
cpu
0/
cache
/index3/number_of_sets文件中显示了20?20是LLC的关联度吗?版本为:
Linux
ver
浏览 40
提问于2020-12-09
得票数 1
回答已采纳
2
回答
如何将
linux
lscpu命令映射到windows
cpu
信息
、
、
、
、
在rhel上运行lscpu时:
CPU
op-mode(s): 32-bit, 64-bit
CPU
(s): 4Thread(s) per core: 2L1d
cache
: 16K L2
ca
浏览 0
提问于2017-01-05
得票数 2
1
回答
获取ARM处理器中的缓存详细信息-
Linux
、
、
在Intel处理器上要获取缓存详细信息,请执行以下操作: cat /sys/devices/system/
cpu
/
cpu
*/
cache
/index*
浏览 4
提问于2013-06-18
得票数 1
1
回答
/sys/device/和dmidecode报告的不同
CPU
缓存大小
、
$ cat /sys/devices/system/
cpu
/
cpu
0/
cache
/index1/size$ cat /sys/devices/system/
cpu
/
cpu
0/
cache
/index2/size$ cat /sys/devices/system/
c
浏览 0
提问于2013-12-02
得票数 8
回答已采纳
2
回答
如何将从Mac编译到不知名的
Linux
发行版(嵌入式)进行交叉编译?
、
、
、
、
我看到了这个问题,,但我的目标是这样的
Linux
MyDevice 4.9.127-svn20747 #1 SMP Thu Jan 17 05:46:18 UTC 2019 x86_64 GNU/
Linux
processor : 3
cpu
family : 6model name : Intel(R) Atom(TM)
CPU
D2
浏览 1
提问于2020-10-13
得票数 1
回答已采纳
2
回答
"C“以编程方式清除
Linux
机器上的L2缓存
、
、
用"C“编写的与清除
Linux
机器上的L2缓存相关的编程步骤是什么? /sys/devices/system/
cpu
/
cpu
0/
cache
/index2/size =6144 K x8
浏览 1
提问于2010-08-10
得票数 5
1
回答
Linux
多项式:新的comp或虚拟机
、
我想了解更多关于
Linux
网络和administration.Also的知识,计划在多台nodes.Should上安装卡桑德拉数据库--我买了一台新电脑,或者只买了虚拟机?优缺点是什么?EndianOn-line
CPU
(s) list: 0-3Core(s) per socketStepping: 9
CPU
浏览 0
提问于2018-02-17
得票数 1
回答已采纳
3
回答
理解
CPU
体系结构缩写
、
、
、
现在我想知道它的
CPU
架构。我已经读到,可以使用uname -a来实现这一点:
Linux
desknode1 3.2.0-23-generic #36-Ubuntu SMP Tue Apr 10 20:39:51 UTC 2012 x86_64 x86_64 x86_64 GNU/
Linux
Virtualization: VT-x L1d
cache
:
浏览 7
提问于2012-09-25
得票数 2
1
回答
所有的手臂都是生而平等的吗?
、
、
我有一个来自旧硬件(W315 from Moxa)的工具链,当我在它的库文件上运行file时,我得到了: [bf@localhost arm-
linux
-gnueabi]$ file /usr/local/arm-
linux
/lib/libssl.so.0.9.8 /usr/local/arm-
linux
/lib/libssl.so.0.9.8: ELF 32-bit LSB shared object我找到了Debian的1.0.0,但它
浏览 47
提问于2021-06-30
得票数 0
回答已采纳
1
回答
CPU
-核心线程分类功能
、
、
、
我想利用相同
CPU
共享上的核心的
CPU
缓存局部性。因此,当我在这个IPC系统的接收端唤醒一个工作线程时,我也会在同一个
CPU
上唤醒一个线程。我需要
Linux
(最好是genaral中的POSIX )和windows的API调用以及提取信息所需的位屏蔽,这些信息可以让我使用以下结构从所述线程的上下文中对正在执行的线程id进行分类:{ uint16_t core_Id;这两个平台的功能都将得到极大的赞赏。
浏览 1
提问于2010-01-12
得票数 1
回答已采纳
1
回答
运行stress-ng时,perf计数器在此设备上不可用
、
当我运行带有--perf选项的stress-ng时,它显示如下:stress-ng: info: [4170] dispatching hogs: 1
cpu
stress-ng: info
浏览 12
提问于2018-02-07
得票数 0
1
回答
计算机架构-我可以运行64位操作系统吗?
、
、
、
我从lscpu中找到了这个输出:
CPU
op-mode(s): 32-bit
CPU
(s): 2Thread(s) per core: 1Stepping: 8
CPU
MHz: 800.000
浏览 0
提问于2016-07-06
得票数 1
2
回答
终端命令,以确定服务器是虚拟的还是物理的。
、
bbbbbbbbbbbbbbbbbbbbbbbbbbbbbbbb Operating System:
Linux
Mint LMDE在图标名称和底盘下,我可以看到它是虚拟机还是物理机器。我的理论是,如果
CPU
每个核心只有一个线程,并且没有列出最小和最大
CPU
频率,那么这应该表明服务器确实是虚拟化的。: 800.00
浏览 0
提问于2018-07-26
得票数 15
回答已采纳
1
回答
x86 SMP中文件系统启动的
linux
内核+ gem5配置
、
、
、
、
我尝试使用gem5 FullSystem (FS)模拟
Linux
kernel 2.6.22.9 (因为该二进制文件是由gem5提供的),并在TimingSimpleCPU上使用定制的
Linux
kernel在TimingSimpleCPU X86上调试gem5及其与
Linux
内核的兼容性以实现多核全系统启动的正确方法是什么?我在想,可能会有与自旋锁支持或APIC相关的问题。
浏览 83
提问于2019-06-18
得票数 3
点击加载更多
扫码
添加站长 进交流群
领取专属
10元无门槛券
手把手带您无忧上云
相关
资讯
CPU设计之Cache-MSHR
CPU设计之Cache-寻址方式
CPU设计之Cache-数据放置策略
CPU设计之Cache-写/包含/替换策略
CPU设计之Cache-一致性初探
热门
标签
更多标签
云服务器
ICP备案
实时音视频
对象存储
云直播
活动推荐
运营活动
广告
关闭
领券