腾讯云
开发者社区
文档
建议反馈
控制台
首页
学习
活动
专区
工具
TVP
最新优惠活动
文章/答案/技术大牛
搜索
搜索
关闭
发布
登录/注册
精选内容/技术社群/优惠产品,
尽在小程序
立即前往
文章
问答
(9999+)
视频
沙龙
2
回答
PCIe用于(Re)编程PCIe板的
JTAG
fpga
、
pci
、
pci-e
我注意到PCI总线有
JTAG
总线(即TCK、TDI、TDO等):是否有任何方法使用该
JTAG
重新编程一个基于PCIe的设备?(假设
fpga
的
JTAG
与PCI线相连)。我们有一个Terasic DE5 (Stratix ) PCIe板,它实际上将PCIe总线的
JTAG
“线”路由到PCIe。的确,有一个
JTAG
端口焊接在板上,但由于机械原因是很难达到和使用。所以我的问题是:是否可以使用PCI引脚来编程
FPGA
,就像我们可以用爆炸器做的那样?如果是的话,支持PCIe
浏览 3
提问于2014-01-29
得票数 4
1
回答
格点iCE40
JTAG
fpga
、
jtag
、
yosys
我是新的
FPGA
和我试图得到一个工作的
JTAG
设置在格iCE40
FPGA
。我使用的板是来自Olimex和有iCE40-HX8K
FPGA
。Olimex板没有填充
JTAG
的拉电阻,所以我焊接了它们( TMS、TDI和TCK的10 K)。但是最终的结果是一样的:我无法让
jtag
识别
FPGA
,错误是:Connected to libftdi driver.
jtag
> detec
浏览 1
提问于2018-04-15
得票数 3
回答已采纳
2
回答
从zynqmp上传
fpga
代码到外设
linux
、
linux-kernel
、
linux-device-driver
、
fpga
、
xilinx
我们有一个复杂的嵌入式系统,带有zynqmp处理器,运行Xilinx的
Linux
和其他几个外围设备。外围设备有
fpga
,只要
fpga
代码有变化,我们就会在现场对外围设备进行编程。这些外设具有
jtag
接口,并且在zynqmp中将TAP信号映射为gpios。
fpga
文件采用svf、xsvf或某种其他格式。我正在寻找能够解析这些文件并更新外围设备的c/c++代码。
浏览 0
提问于2019-01-06
得票数 0
1
回答
Xilinx impact usb
jtag
13.4在Fedora崩溃
fedora
、
xilinx
大家好,我是一个
linux
和Xilinx
FPGA
的新手,但我正试图用两只脚直接跳进去。 我正试着在Fedora上运行Xilinx webpack。我非常确定当它试图访问USB
JTAG
数据线时会发生这种情况,因为当我尝试初始化
JTAG
或使用向导来“自动连接到数据线并识别边界扫描链”时,就会发生这种情况。
浏览 4
提问于2012-01-23
得票数 0
2
回答
如何传递一个tcl脚本字符串并正确地解释它
tcl
看上去是这样的:targets -set -filter {
jtag
_cable_name =~ "Digilent
JTAG
-HS221xxx" && name =~ "xc7*"}after 100 targets -set -filter {
jtag
_cable_name =~ "现在我有了多个
FPGA
,我想让<e
浏览 0
提问于2018-05-10
得票数 0
回答已采纳
1
回答
Sasebo GII virtex5现场可编程门阵列配置
fpga
、
xilinx
、
jtag
、
gii
、
virtex
我正在使用的Sasebo GII板上有两个FPGAs : Xilinx Spartan和Xilinx Virtex5 (并且板上有几个单独的
JTAG
接口用于配置fpgas)。我在
Linux
下使用ISE 14.4,在配置Virtex 5
FPGA
时遇到了一些问题。(斯巴达人没有问题)。“检
浏览 5
提问于2013-03-29
得票数 0
回答已采纳
3
回答
如何在ANDROID设备上编程
FPGA
?请给我一个想法
android
、
fpga
、
jtag
我有一个任务:重新烧录
FPGA
Xilinx XC6SLX9-2TQG144C形成Android设备。此外,闪存AT45DB161E-SHF-B通过SPI连接到
FPGA
。我有
Jtag
,但我如何在Android操作系统上使用它?我在
FPGA
编程方面是新手,所以我甚至不知道从哪里开始。感谢你的帮助。
浏览 56
提问于2019-12-03
得票数 0
1
回答
如何编写AT17LV
FPGA
配置EEPROM?
fpga
、
atmel
、
eeprom
首先,请容忍我,因为我是相当新的这个
FPGA
领域。 我有一个自定义的
FPGA
板与At17LV。我还有一个叫"ATMEL
FPGA
Configurator程序员“的老程序员。我在
FPGA
的PCB上也没有ICSP来进行电路编程.
浏览 3
提问于2017-05-04
得票数 0
1
回答
从prom加载数据所需的时间
vhdl
、
verilog
、
fpga
、
vlsi
我正在进行
FPGA
的多重引导,我正在发送一系列命令,中间我需要从PROM内存中加载数据。我指定了加载数据的地址。所以我的问题是,从内存加载位文件到
FPGA
fabric需要多少个时钟周期??
浏览 3
提问于2014-12-24
得票数 1
2
回答
Xilinx能像iMPACT一样将SVF写入PicoBlaze吗?
linux
、
vhdl
、
xilinx
、
jtag
、
picoblaze
我已经完成了一个VHDL类,并且能够在
Linux
中使用ISE和Digilent工具链.直到尝试刷新一个PicoBlaze程序。在这里,我可以使用Digilent在Windows中的熟练工具来编写一个top_level.bit文件,该文件已经合成了PicoBlaze,我也可以在
Linux
中的ISE的iMPACT中这样做。但是,试图在
Linux
中将SVF加载到iMPACT中会引发异常, 例外:影响:SVFYacc.c:208:1.10-数据不匹配。我在
Linux
中没有类似的GUI,只是一个cmd行工具“djtgcfg”。就像
浏览 11
提问于2015-04-10
得票数 1
回答已采纳
1
回答
(使用
JTAG
端口配置用户设计)
fpga
、
xilinx
、
jtag
、
xilinx-ise
我已经查看了关于BSCANE2在 (第169号7系列
FPGA
配置指南)的信息,我不知道如何使用它的基础上的描述。 我希望能够使用KC705板上的
JTAG
端口为我们的设计转换一些配置数据。我认为(基于上面链接的用户指南中的描述),BSCANE2是我需要做的.但是我真的不明白为什么BSCANE2组件的所有引脚似乎都有错误的方向(TDO是一个输入,而所有其他的
JTAG
控制信号,如TCK、RESET最初,我认为从
FPGA
的
JTAG
端口信号到实例化的BSCANE2组件之间有一个隐式连接,但基于端口方向的情况似乎并非
浏览 3
提问于2015-06-02
得票数 2
1
回答
购买的编程EP2C35F672C6
FPGA
configuration
、
hardware
、
vhdl
、
fpga
、
intel-fpga
我是
FPGA
和电路板开发的新手。本学期,我学习了Quartus II、VHDL和
FPGA
。我已经上传了几个基本的设计到上,上面有一个EP2C35F672C6N FGPA。他们的特殊电路板可以用来配置独立的
FPGA
吗?谢谢。
浏览 0
提问于2013-04-09
得票数 0
回答已采纳
1
回答
USRP2
FPGA
调试
verilog
、
fpga
、
gnuradio
、
usrp
我在USRP2中的
FPGA
代码( Verilog)中添加了一些功能。我想调试代码。请您建议一下,如何调试
FPGA
代码。任何暗示/方向都是非常有用的。 谢谢基兰
浏览 0
提问于2011-09-01
得票数 1
1
回答
用AVR程序员代替USB编程
FPGA
fpga
、
avr
、
intel-fpga
、
jtag
、
flashing
我买了一个最大的10
FPGA
10M08开发板,是有一个
JTAG
,上面写着用编程。不耐烦,我可以使用我的AVR程序员和连接,假设目标力量是这样使用?AVR =>
JTAG
SCK -> TCKREST -> TMS我猜这里的时钟速度可能是最大的问题?
浏览 1
提问于2016-02-12
得票数 0
1
回答
我正在尝试理解如何使用
JTAG
连接来测试仅使用5个引脚的芯片中的电路?
jtag
描述如何使用
JTAG
连接来测试仅使用5个引脚的芯片中的电路
浏览 3
提问于2020-02-16
得票数 1
1
回答
Xilinx U50 ES3
FPGA
,
FPGA
_RXD_MSP引脚是什么意思?
fpga
、
xilinx
<pin index="9" name ="
FPGA
_TXD_MSP" iostandard="LVCMOS18" loc="BB25"/> <pin index="10" name ="
FPGA
_RXD_MSP
浏览 3
提问于2022-08-23
得票数 0
2
回答
OpenOCD闪光/运行Altera旋风IV
fpga
、
intel-fpga
、
openocd
、
flashing
我的主板是"Altera
FPGA
学习板EP4CE6E22C8N和USB Blaster程序员“品牌是zrTech。除了注释):interface usb_blastertransport select
jtag
set CHIPNAME ep4ce6mb
jtag
newtap $CHIPNAME tap -irlen 10 -ircapture
浏览 1
提问于2019-10-28
得票数 4
回答已采纳
2
回答
对
FPGA
进行编程?
vhdl
、
fpga
我想在一个电路板上编程一个
FPGA
,它有一个插座(zif等或任何适用的)用于所说的
FPGA
,它可以从那里移除并重新连接,而无需焊接。我想知道哪里可以找到适合用这种方式对
FPGA
编程的电路板?一旦
FPGA
被编程,它们将通过焊料连接到另一个不同的PCB上。如果可能的话,我希望使用VHDL。
浏览 1
提问于2012-04-23
得票数 1
回答已采纳
1
回答
将Altera M9K的内容重置为0(加电值)
verilog
、
vhdl
、
fpga
、
intel-fpga
日安, 我正在开发一款Stratix III
FPGA
,它包含M9K块存储器,其内容在加电时可以方便地初始化为零。这非常适合我的应用程序。有没有一种方法可以将内容重置为零,而不需要
FPGA
进行电源循环/刷新等操作?
浏览 2
提问于2010-10-19
得票数 3
回答已采纳
1
回答
用XSVF播放器确认
FPGA
负载
embedded
、
xilinx
我有一个带有CPU的嵌入式项目,它使用XSVF播放器通过
JTAG
引脚编程Xilinx Spartan3。我正在寻找一种方法,以确认通过那些
JTAG
引脚,一个有效的配置已经加载到
FPGA
。
浏览 1
提问于2010-12-11
得票数 0
点击加载更多
扫码
添加站长 进交流群
领取专属
10元无门槛券
手把手带您无忧上云
相关
资讯
【Xilinx】在JTAG下载器连接时FPGA不加载flash里的程序
通过MCU对FPGA程序进行在线升级
多少“矿板”吃灰中:Zynq学习笔记——“矿板”小试FPGA开发流程
通过JTAG口飞线读写CPLD
Speedcore eFPGA数据手册——第五章 Speedcore系统级调试
热门
标签
更多标签
云服务器
即时通信 IM
ICP备案
对象存储
实时音视频
活动推荐
运营活动
广告
关闭
领券