前往小程序,Get更优阅读体验!
立即前往
首页
学习
活动
专区
工具
TVP
发布
社区首页 >专栏 >有重叠与无重叠序列之序列检测与序列产生

有重叠与无重叠序列之序列检测与序列产生

作者头像
Reborn Lee
发布2020-06-29 11:55:40
1.8K0
发布2020-06-29 11:55:40
举报

序列检测与序列产生是一对对称的设计,就像有微分就有积分一样。

序列检测分为有重叠检测和无重叠检测;

例如检测序列1101011,我们给出输入:110101101011,如果是无重叠检测,则只能检测到一个序列:1101011_01011;

如果是有重叠检测,则可以检测到两个这样的序列:11010_11_01011。

同理,序列产生也可以分为有重叠序列的产生方法和无重叠序列的产生方法,序列产生的办法也可以用移位寄存器产生,也可以用状态机的方式来产生;这两种方法后面都是提到。

由于序列检测我们之前写的太多了,所以这篇博文的重点不是序列检测而是序列产生。

无重叠序列产生 移位寄存器实现 以产生序列1101011为例,我们产生产生的序列要是这个样子的1101011_1101011.............. 所以我们需要使用7位的移位寄存器,每次对序列1101011左移,同时输出最高位;7位的移位寄存器固然需要消耗7个触发器,这也是一个考点。 设计也极其简单,如下:

module seq_gen7(
  input clk,
  input reset,
  output out
 
    );
  reg [6:0] seq_mid;
  
  always@(posedge clk or posedge reset) begin
    if(reset) seq_mid <= 7'b1101011;
    else seq_mid <= {seq_mid[5:0], seq_mid[6]};
  end
  assign out = seq_mid[6];
  
endmodule

电脑发微信文章太难了,动不动就图片失败,也不知道是那个失败。

直接在博客里面写吧,给出链接: https://blog.csdn.net/Reborn_Lee/article/details/102152072

或阅读原文。

本文参与 腾讯云自媒体分享计划,分享自微信公众号。
原始发表:2019-10-05,如有侵权请联系 cloudcommunity@tencent.com 删除

本文分享自 FPGA LAB 微信公众号,前往查看

如有侵权,请联系 cloudcommunity@tencent.com 删除。

本文参与 腾讯云自媒体分享计划  ,欢迎热爱写作的你一起参与!

评论
登录后参与评论
0 条评论
热度
最新
推荐阅读
领券
问题归档专栏文章快讯文章归档关键词归档开发者手册归档开发者手册 Section 归档