首页
学习
活动
专区
工具
TVP
发布
精选内容/技术社群/优惠产品,尽在小程序
立即前往

中科院微电子所研发出高性能单晶硅沟道 3D NOR 储存器

IT之家 11 月 16 日消息,据中科院官网,微电子所研发出高性能单晶硅沟道 3D NOR 储存器。

NOR 闪存以速度快、可靠性高和使用寿命长等优势,在人工智能、汽车电子和工业领域中发挥着重要作用。目前,普遍使用的平面 NOR 闪存在 50 纳米以下技术代的尺寸微缩遇到瓶颈,难以进一步提升集成密度、优化器件性能以及降低制造成本。为突破上述瓶颈,科研人员提出多种基于多晶硅沟道的三维 NOR(3D NOR)器件,但多晶硅沟道迁移率低、读取速度慢,影响 NOR 器件整体性能。

近日,中国科学院微电子研究所集成电路先导工艺研发中心研究员朱慧珑团队利用研发的垂直晶体管新工艺,制备出高性能的单晶沟道 3D NOR 闪存器件。该器件上下叠置的晶体管既具单晶硅沟道的高性能优势,又具三维一体集成的制造成本低的优点。IT之家获悉,该器件可在获得同等或优于单晶硅沟道平面 NOR 闪存器件性能的同时,无需升级光刻机也可大幅提高存储器集成密度、增加存储容量。科研团队研制的 3′3′2 三维 NOR 闪存阵列实现了正常读写和擦除,达到了读电流及编程、擦除速度与二维 NOR 闪存器件相当的目标,且新制程与主流硅基工艺兼容,便于应用。

相关研究成果作为封面文章和“编辑特选”(Editors Picks)文章,以 A Novel 3D NOR Flash with Single-Crystal Silicon Channel: Devices, Integration, and Architecture 为题,发表在《电子器件快报》(IEEE Electron Device Letters)上。研究工作得到中科院自主部署项目的支持。

论文链接

图 1.刊登在 Electron Device Letters 封面上的单晶硅 3D NOR 电路架构(上)及垂直沟道晶体管结构(下)

图 2.单晶硅沟道 3D NOR 器件及电性实验结果:(a)器件 TEM 截图(左)及沟道局部放大图(右),(b)编程特性,(c)擦除特性

  • 发表于:
  • 原文链接https://kuaibao.qq.com/s/20221116A08CBS00?refer=cp_1026
  • 腾讯「腾讯云开发者社区」是腾讯内容开放平台帐号(企鹅号)传播渠道之一,根据《腾讯内容开放平台服务协议》转载发布内容。
  • 如有侵权,请联系 cloudcommunity@tencent.com 删除。

相关快讯

扫码

添加站长 进交流群

领取专属 10元无门槛券

私享最新 技术干货

扫码加入开发者社群
领券